ວົງຈອນລວມ 5M240ZT100C5N ວົງຈອນປະສົມປະສານຕົ້ນສະບັບໃຫມ່ IC Chip 5M240ZT100C5N
ຄຸນລັກສະນະຂອງຜະລິດຕະພັນ
ປະເພດ | ລາຍລະອຽດ |
ປະເພດ | ວົງຈອນລວມ (ICs)ຝັງ |
Mfr | Intel |
ຊຸດ | MAX® V |
ຊຸດ | ຖາດ |
ສະຖານະພາບຜະລິດຕະພັນ | ເຄື່ອນໄຫວ |
ປະເພດໂປຣແກຣມ | ໃນ System Programmable |
ເວລາຊັກຊ້າ tpd(1) ສູງສຸດ | 7.5 ນ |
ການສະຫນອງແຮງດັນ - ພາຍໃນ | 1.71V ~ 1.89V |
ຈຳນວນຂອງອົງປະກອບ/ບລັອກ | 240 |
ຈໍານວນ Macrocells | 192 |
ຈໍານວນ I/O | 79 |
ອຸນຫະພູມປະຕິບັດການ | 0°C ~ 85°C (TJ) |
ປະເພດການຕິດຕັ້ງ | Surface Mount |
ການຫຸ້ມຫໍ່ / ກໍລະນີ | 100-TQFP |
ຊຸດອຸປະກອນຜູ້ສະໜອງ | 100-TQFP (14×14) |
ໝາຍເລກຜະລິດຕະພັນພື້ນຖານ | 5M240Z |
ເອກະສານ ແລະສື່
ປະເພດຊັບພະຍາກອນ | ລິ້ງ |
ໂມດູນການຝຶກອົບຮົມຜະລິດຕະພັນ | Max V ພາບລວມ |
ຜະລິດຕະພັນທີ່ໂດດເດັ່ນ | MAX® V CPLDs |
ການອອກແບບ / ຂໍ້ມູນຈໍາເພາະ PCN | Quartus SW/Web Chgs 23/09/2021Mult Dev Software Chgs 3/6/2021 |
ການຫຸ້ມຫໍ່ PCN | Mult Dev Label Chgs 24/02/2020Mult Dev Label CHG 24/01/2020 |
ແຜ່ນຂໍ້ມູນ HTML | ປື້ມຄູ່ມື MAX Vເອກະສານຂໍ້ມູນ MAX V |
ການຈັດປະເພດສິ່ງແວດລ້ອມ ແລະສົ່ງອອກ
ຄຸນສົມບັດ | ລາຍລະອຽດ |
ສະຖານະ RoHS | ປະຕິບັດຕາມ RoHS |
ລະດັບຄວາມອ່ອນໄຫວຄວາມຊຸ່ມຊື່ນ (MSL) | 3 (168 ຊົ່ວໂມງ) |
ສະຖານະການເຂົ້າເຖິງ | ເຂົ້າເຖິງບໍ່ໄດ້ຮັບຜົນກະທົບ |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
MAX™ CPLD Series
Altera MAX™ ອຸປະກອນ logic programmable ສະລັບສັບຊ້ອນ (CPLD) Series ໃຫ້ທ່ານມີພະລັງງານຕ່ໍາສຸດ, CPLDs ລາຄາຖືກທີ່ສຸດ.MAX V CPLD ຄອບຄົວ, ຄອບຄົວໃຫມ່ທີ່ສຸດໃນຊຸດ CPLD, ສະຫນອງມູນຄ່າທີ່ດີທີ່ສຸດຂອງຕະຫຼາດ.ໂດຍມີສະຖາປັດຕະຍະກຳທີ່ເປັນເອກະລັກ, ບໍ່ມີການເໜັງຕີງ ແລະ CPLD ທີ່ມີຄວາມໜາແໜ້ນທີ່ໃຫຍ່ທີ່ສຸດຂອງອຸດສາຫະກຳ, ອຸປະກອນ MAX V ສະໜອງຄຸນສົມບັດໃໝ່ທີ່ແຂງແຮງດ້ວຍພະລັງງານທັງໝົດທີ່ຕໍ່າກວ່າເມື່ອທຽບກັບ CPLDs ທີ່ແຂ່ງຂັນ.ຄອບຄົວ MAX II CPLD, ອີງໃສ່ສະຖາປັດຕະຍະກໍາອັນດຽວກັນ, ສະຫນອງພະລັງງານຕ່ໍາແລະຄ່າໃຊ້ຈ່າຍຕ່ໍາຕໍ່ I/O pin.MAX II CPLDs ແມ່ນອຸປະກອນທີ່ເປີດທັນທີ, ບໍ່ມີການລະເຫີຍທີ່ແນໃສ່ຈຸດປະສົງທົ່ວໄປ, ເຫດຜົນຄວາມຫນາແຫນ້ນຕ່ໍາ ແລະຄໍາຮ້ອງສະຫມັກແບບພົກພາ, ເຊັ່ນ: ການອອກແບບໂທລະສັບມືຖື.Zero power MAX IIZ CPLDs ໃຫ້ຂໍ້ໄດ້ປຽບທີ່ບໍ່ລະເຫີຍ, ທັນທີທີ່ພົບເຫັນຢູ່ໃນຄອບຄົວ MAX II CPLD ແລະໃຊ້ໄດ້ກັບຫນ້າທີ່ຫລາກຫລາຍ.ຜະລິດດ້ວຍຂະບວນການ CMOS ທີ່ມີຄວາມສູງ 0.30 µm, ຄອບຄົວ MAX 3000A CPLD ທີ່ອີງໃສ່ EEPROM ສະໜອງຄວາມສາມາດໃນທັນທີ ແລະ ສະໜອງຄວາມໜາແໜ້ນຈາກ 32 ຫາ 512 macrocells.
MAX® V CPLDs
Altera MAX® V CPLDs ສະຫນອງມູນຄ່າທີ່ດີທີ່ສຸດຂອງອຸດສາຫະກໍາໃນຄ່າໃຊ້ຈ່າຍຕ່ໍາ, CPLDs ພະລັງງານຕ່ໍາ, ສະເຫນີຄຸນສົມບັດໃຫມ່ທີ່ເຂັ້ມແຂງທີ່ມີພະລັງງານທັງຫມົດຕ່ໍາເຖິງ 50% ເມື່ອປຽບທຽບກັບ CPLDs ທີ່ມີການແຂ່ງຂັນ.Altera MAX V ຍັງມີສະຖາປັດຕະຍະກໍາທີ່ເປັນເອກະລັກ, ບໍ່ປ່ຽນແປງໄດ້ແລະເປັນຫນຶ່ງໃນ CPLD ທີ່ມີຄວາມຫນາແຫນ້ນທີ່ໃຫຍ່ທີ່ສຸດຂອງອຸດສາຫະກໍາ.ນອກຈາກນັ້ນ, MAX V ປະສົມປະສານຫຼາຍຫນ້າທີ່ພາຍນອກ, ເຊັ່ນ flash, RAM, oscillators, ແລະ phase-locked loops, ແລະໃນຫຼາຍໆກໍລະນີ, ມັນສະຫນອງ I/Os ແລະ logic ຕໍ່ footprint ໃນລາຄາດຽວກັນກັບ CPLDs ທີ່ແຂ່ງຂັນ. .MAX V ນຳໃຊ້ເທັກໂນໂລຍີການຫຸ້ມຫໍ່ສີຂຽວ, ດ້ວຍແພັກເກັດນ້ອຍໆເຖິງ 20 mm2.MAX V CPLDs ໄດ້ຮັບການສະໜັບສະໜູນໂດຍ Quartus II® Software v.10.1, ເຊິ່ງຊ່ວຍໃຫ້ການເພີ່ມປະສິດທິພາບການຜະລິດເຮັດໃຫ້ການຈຳລອງໄວຂຶ້ນ, ການນຳເອົາກະດານໄວຂຶ້ນ, ແລະການປິດເວລາໄວຂຶ້ນ.
CPLD (Complex Programmable Logic Device) ແມ່ນຫຍັງ?
ເຕັກໂນໂລຊີຂໍ້ມູນຂ່າວສານ, ອິນເຕີເນັດ, ແລະຊິບເອເລັກໂຕຣນິກເປັນພື້ນຖານຂອງຍຸກດິຈິຕອນທີ່ທັນສະໄຫມ.ເກືອບທຸກເທັກໂນໂລຍີທີ່ທັນສະ ໄໝ ເປັນໜີ້ການມີຢູ່ຂອງອີເລັກໂທຣນິກ, ຈາກອິນເຕີເນັດແລະການສື່ສານໂທລະສັບມືຖືໄປຫາຄອມພິວເຕີແລະເຄື່ອງແມ່ຂ່າຍ.ເອເລັກໂຕຣນິກແມ່ນພາກສະຫນາມທີ່ກວ້າງຂວາງທີ່ມີສາຂາຍ່ອຍຫຼາຍ.ບົດຄວາມນີ້ຈະສອນທ່ານກ່ຽວກັບອຸປະກອນເອເລັກໂຕຣນິກດິຈິຕອນທີ່ສໍາຄັນທີ່ຮູ້ຈັກເປັນ CPLD (Complex Programmable Logic Device).
ວິວັດທະນາການຂອງເອເລັກໂຕຣນິກດິຈິຕອນ
ເອເລັກໂຕຣນິກເປັນພາກສະຫນາມທີ່ຊັບຊ້ອນທີ່ມີອຸປະກອນເອເລັກໂຕຣນິກຫຼາຍພັນຊະນິດແລະອົງປະກອບທີ່ມີຢູ່.ຢ່າງໃດກໍຕາມ, ເວົ້າຢ່າງກວ້າງຂວາງ, ອຸປະກອນເອເລັກໂຕຣນິກຢູ່ໃນສອງປະເພດຕົ້ນຕໍ:ອະນາລັອກ ແລະ ດິຈິຕອລ.
ໃນຍຸກຕົ້ນຂອງເຕັກໂນໂລຊີເອເລັກໂຕຼນິກ, ວົງຈອນເປັນການປຽບທຽບເຊັ່ນສຽງ, ຄວາມສະຫວ່າງ, ແຮງດັນ, ແລະ ປະຈຸບັນ.ຢ່າງໃດກໍຕາມ, ວິສະວະກອນເອເລັກໂຕຣນິກໄດ້ພົບເຫັນໃນໄວໆນີ້ວ່າວົງຈອນອະນາລັອກແມ່ນສະລັບສັບຊ້ອນສູງໃນການອອກແບບແລະລາຄາແພງ.ຄວາມຕ້ອງການສໍາລັບການປະຕິບັດທີ່ໄວແລະເວລາຫັນຫນ້າໄວເຮັດໃຫ້ການພັດທະນາຂອງເອເລັກໂຕຣນິກດິຈິຕອນ.ທຸກມື້ນີ້ເກືອບທຸກອຸປະກອນຄອມພິວເຕີທີ່ມີຢູ່ໃນຕົວແມ່ນລວມເອົາ ICs ແລະໂປເຊດເຊີດິຈິຕອນ.ໃນໂລກຂອງເອເລັກໂຕຣນິກ, ລະບົບດິຈິຕອນໄດ້ທົດແທນການເອເລັກໂຕຣນິກອະນາລັອກຢ່າງສົມບູນເນື່ອງຈາກການລາຄາຖືກຕ່ໍາ, ສຽງດັງຕ່ໍາ, ດີກວ່າ.ຄວາມສົມບູນຂອງສັນຍານ, ປະສິດທິພາບດີກວ່າ, ແລະຄວາມຊັບຊ້ອນຕ່ໍາ.
ບໍ່ຄືກັບລະດັບຂໍ້ມູນຈຳນວນທີ່ບໍ່ມີຂອບເຂດໃນສັນຍານອະນາລັອກ, ສັນຍານດິຈິຕອລພຽງແຕ່ປະກອບດ້ວຍສອງລະດັບເຫດຜົນ (1s ແລະ 0s)
ປະເພດຂອງອຸປະກອນເອເລັກໂຕຣນິກດິຈິຕອນ
ອຸ ປະ ກອນ ເອ ເລັກ ໂຕຣ ນິກ ດິ ຈິ ຕອນ ຕົ້ນ ແມ່ນ ງ່າຍ ດາຍ ຫຼາຍ ແລະ ປະ ກອບ ດ້ວຍ ພຽງ ແຕ່ ມື ຂອງ ປະ ຕູ ຮົ້ວ logic.ຢ່າງໃດກໍຕາມ, ເມື່ອເວລາຜ່ານໄປ, ຄວາມສັບສົນຂອງວົງຈອນດິຈິຕອນເພີ່ມຂຶ້ນ, ດັ່ງນັ້ນ, ການດໍາເນີນໂຄງການໄດ້ກາຍເປັນລັກສະນະທີ່ສໍາຄັນຂອງອຸປະກອນການຄວບຄຸມດິຈິຕອນທີ່ທັນສະໄຫມ.ສອງຫ້ອງຮຽນທີ່ແຕກຕ່າງກັນຂອງອຸປະກອນດິຈິຕອນເກີດຂຶ້ນເພື່ອສະຫນອງການດໍາເນີນໂຄງການ.ຫ້ອງຮຽນທໍາອິດປະກອບດ້ວຍການອອກແບບຮາດແວຄົງທີ່ກັບຊອບແວ reprogrammable.ຕົວຢ່າງຂອງອຸປະກອນດັ່ງກ່າວປະກອບມີ microcontrollers ແລະ microprocessors.ຫ້ອງຮຽນທີສອງຂອງອຸປະກອນດິຈິຕອລມີຮາດແວທີ່ສາມາດປັບຕັ້ງຄ່າໄດ້ເພື່ອບັນລຸການອອກແບບວົງຈອນຕາມເຫດຜົນທີ່ມີຄວາມຍືດຫຍຸ່ນ.ຕົວຢ່າງຂອງອຸປະກອນດັ່ງກ່າວລວມມີ FPGAs, SPLDs, ແລະ CPLDs.
ຊິບ microcontroller ມີລັກສະນະເປັນວົງຈອນ logic ດິຈິຕອນຄົງທີ່ທີ່ບໍ່ສາມາດແກ້ໄຂໄດ້.ຢ່າງໃດກໍ່ຕາມ, ຄວາມສາມາດໃນການດໍາເນີນໂຄງການແມ່ນບັນລຸໄດ້ໂດຍການປ່ຽນຊອບແວ / ເຟີມແວທີ່ເຮັດວຽກຢູ່ໃນຊິບໄມໂຄຄອນຄວບຄຸມ.ໃນທາງກົງກັນຂ້າມ, PLD (ອຸປະກອນຕາມເຫດຜົນຂອງໂປແກມ) ປະກອບດ້ວຍຫຼາຍຈຸລັງ logic ທີ່ເຊື່ອມຕໍ່ກັນສາມາດຖືກຕັ້ງຄ່າໂດຍໃຊ້ HDL (ພາສາຄໍາອະທິບາຍຮາດແວ).ດັ່ງນັ້ນ, ຫຼາຍວົງຈອນຕາມເຫດຜົນສາມາດຖືກຮັບຮູ້ໂດຍໃຊ້ PLD.ດ້ວຍເຫດຜົນນີ້, ການປະຕິບັດແລະຄວາມໄວຂອງ PLDs ໂດຍທົ່ວໄປແມ່ນດີກວ່າຂອງ microcontrollers ແລະ microprocessors.PLDs ຍັງໃຫ້ຜູ້ອອກແບບວົງຈອນທີ່ມີລະດັບເສລີພາບແລະຄວາມຍືດຫຍຸ່ນຫຼາຍກວ່າເກົ່າ.
ວົງຈອນປະສົມປະສານຫມາຍຄວາມວ່າສໍາລັບການຄວບຄຸມດິຈິຕອນແລະການປະມວນຜົນສັນຍານໂດຍປົກກະຕິປະກອບດ້ວຍໂປເຊດເຊີ, ວົງຈອນຕາມເຫດຜົນ, ແລະຫນ່ວຍຄວາມຈໍາ.ແຕ່ລະໂມດູນເຫຼົ່ານີ້ສາມາດຮັບຮູ້ໄດ້ໂດຍໃຊ້ເຕັກໂນໂລຢີທີ່ແຕກຕ່າງກັນ.
ແນະນຳກ່ຽວກັບ CPLD
ດັ່ງທີ່ໄດ້ສົນທະນາກ່ອນຫນ້ານີ້, PLDs ຫຼາຍປະເພດ (ອຸປະກອນຕາມເຫດຜົນຂອງໂປຣແກຣມ) ມີຢູ່, ເຊັ່ນ FPGA, CPLD, ແລະ SPLD.ຄວາມແຕກຕ່າງຕົ້ນຕໍລະຫວ່າງອຸປະກອນເຫຼົ່ານີ້ແມ່ນຢູ່ໃນຄວາມສັບສົນຂອງວົງຈອນແລະຈໍານວນຂອງຈຸລັງຕາມເຫດຜົນທີ່ມີຢູ່.ໂດຍປົກກະຕິ SPLD ປະກອບດ້ວຍສອງສາມຮ້ອຍປະຕູ, ໃນຂະນະທີ່ CPLD ປະກອບດ້ວຍສອງສາມພັນປະຕູ.
ໃນແງ່ຂອງຄວາມສັບສົນ, CPLD (ອຸປະກອນຕາມເຫດຜົນການຂຽນໂປລແກລມທີ່ສັບສົນ) ແມ່ນຢູ່ໃນລະຫວ່າງ SPLD (ອຸປະກອນຕາມເຫດຜົນການຂຽນໂປຼແກຼມແບບງ່າຍດາຍ) ແລະ FPGA ແລະດັ່ງນັ້ນ, ສືບທອດຄຸນສົມບັດຈາກທັງສອງອຸປະກອນເຫຼົ່ານີ້.CPLDs ມີຄວາມຊັບຊ້ອນຫຼາຍກ່ວາ SPLDs ແຕ່ສະລັບສັບຊ້ອນຫນ້ອຍກວ່າ FPGAs.
SPLDs ທີ່ໃຊ້ຫຼາຍທີ່ສຸດລວມມີ PAL (ເຫດຜົນຂອງອາເຣທີ່ຕັ້ງໂປຣແກມໄດ້), PLA (ອາເຣ logic ທີ່ສາມາດໂປຣແກມໄດ້), ແລະ GAL (ເຫດຜົນອາເຣທົ່ວໄປ).PLA ປະກອບດ້ວຍຍົນ AND ແລະຍົນ OR ຫນຶ່ງ.ໂຄງການລາຍລະອຽດຂອງຮາດແວກໍານົດການເຊື່ອມຕໍ່ກັນຂອງຍົນເຫຼົ່ານີ້.
PAL ແມ່ນຂ້ອນຂ້າງຄ້າຍຄືກັນກັບ PLA ແນວໃດກໍ່ຕາມ, ມີພຽງແຕ່ຫນຶ່ງຍົນທີ່ສາມາດວາງແຜນໄດ້ແທນທີ່ຈະເປັນສອງ (ແລະຍົນ).ໂດຍການແກ້ໄຂຍົນຫນຶ່ງ, ຄວາມສັບສົນຂອງຮາດແວຫຼຸດລົງ.ຢ່າງໃດກໍ່ຕາມ, ຜົນປະໂຫຍດນີ້ແມ່ນບັນລຸໄດ້ໃນຄ່າໃຊ້ຈ່າຍຂອງຄວາມຍືດຫຍຸ່ນ.
ສະຖາປັດຕະຍະກຳ CPLD
CPLD ສາມາດຖືກພິຈາລະນາວ່າເປັນວິວັດທະນາການຂອງ PAL ແລະປະກອບດ້ວຍໂຄງສ້າງ PAL ຫຼາຍອັນທີ່ເອີ້ນວ່າ macrocells.ໃນຊຸດ CPLD, ປັກສຽບຂາເຂົ້າທັງໝົດແມ່ນມີຢູ່ໃນແຕ່ລະ macrocell, ໃນຂະນະທີ່ macrocell ແຕ່ລະອັນມີ pin ປ້ອນຂໍ້ມູນສະເພາະ.
ຈາກແຜນຜັງບລັອກ, ພວກເຮົາສາມາດເຫັນໄດ້ວ່າ CPLD ປະກອບດ້ວຍ macrocells ຫຼືຫຼາຍຫນ້າທີ່ເຮັດວຽກ.macrocells ແມ່ນເຊື່ອມຕໍ່ໂດຍຜ່ານການເຊື່ອມຕໍ່ກັນລະຫວ່າງໂຄງການ, ເຊິ່ງຍັງເອີ້ນວ່າ GIM (ມາຕຣິກເບື້ອງການເຊື່ອມຕໍ່ກັນທົ່ວໂລກ).ໂດຍການ configure GIM, ວົງຈອນຕາມເຫດຜົນທີ່ແຕກຕ່າງກັນສາມາດໄດ້ຮັບການຮັບຮູ້.CPLDs ພົວພັນກັບໂລກພາຍນອກໂດຍໃຊ້ I/Os ດິຈິຕອນ.
ຄວາມແຕກຕ່າງລະຫວ່າງ CPLD ແລະ FPGA
ໃນຊຸມປີມໍ່ໆມານີ້, FPGAs ໄດ້ກາຍເປັນທີ່ນິຍົມຫຼາຍໃນການອອກແບບລະບົບດິຈິຕອນທີ່ສາມາດວາງແຜນໄດ້.ມີຄວາມຄ້າຍຄືກັນຫຼາຍເຊັ່ນດຽວກັນກັບຄວາມແຕກຕ່າງລະຫວ່າງ CPLD ແລະ FPGA.ສໍາລັບຄວາມຄ້າຍຄືກັນ, ທັງສອງແມ່ນອຸປະກອນ logic programmable ປະກອບດ້ວຍ logic gate arrays.ອຸປະກອນທັງສອງແມ່ນໂຄງການໂດຍໃຊ້ HDLs ເຊັ່ນ Verilog HDL ຫຼື VHDL.
ຄວາມແຕກຕ່າງທໍາອິດລະຫວ່າງ CPLD ແລະ FPGA ແມ່ນຢູ່ໃນຈໍານວນປະຕູ.A CPLD ປະກອບມີປະຕູຮົ້ວຕາມເຫດຜົນສອງສາມພັນ, ໃນຂະນະທີ່ຈໍານວນປະຕູໃນ FPGA ສາມາດບັນລຸໄດ້ຫຼາຍລ້ານ.ດັ່ງນັ້ນ, ວົງຈອນທີ່ສັບສົນແລະລະບົບສາມາດຖືກຮັບຮູ້ໂດຍໃຊ້ FPGAs.ການຫຼຸດລົງຂອງຄວາມສັບສົນນີ້ແມ່ນຄ່າໃຊ້ຈ່າຍທີ່ສູງຂຶ້ນ.ດັ່ງນັ້ນ, CPLDs ແມ່ນເຫມາະສົມສໍາລັບຄໍາຮ້ອງສະຫມັກທີ່ສັບສົນຫນ້ອຍກວ່າ.
ຄວາມແຕກຕ່າງທີ່ ສຳ ຄັນອີກອັນ ໜຶ່ງ ລະຫວ່າງສອງອຸປະກອນນີ້ແມ່ນວ່າ CPLDs ມີ EEPROM ທີ່ບໍ່ລະເຫີຍໃນຕົວ (ການລຶບລ້າງດ້ວຍໄຟຟ້າທີ່ສາມາດລຶບລ້າງຄວາມຊົງຈໍາແບບສຸ່ມເຂົ້າໄດ້), ໃນຂະນະທີ່ FPGAs ມີຫນ່ວຍຄວາມຈໍາທີ່ປ່ຽນແປງໄດ້.ດ້ວຍເຫດນີ້, CPLD ສາມາດຮັກສາເນື້ອໃນຂອງມັນໄດ້ເຖິງແມ່ນວ່າໃນເວລາທີ່ປິດ, ໃນຂະນະທີ່ FPGA ບໍ່ສາມາດຮັກສາເນື້ອຫາຂອງມັນໄດ້.ຍິ່ງໄປກວ່ານັ້ນ, ເນື່ອງຈາກຄວາມຊົງຈໍາທີ່ບໍ່ມີການລະເຫີຍໃນຕົວ, CPLD ສາມາດເລີ່ມປະຕິບັດການທັນທີຫຼັງຈາກພະລັງງານ.ໃນທາງກົງກັນຂ້າມ, FPGA ສ່ວນໃຫຍ່ຕ້ອງການກະແສບິດຈາກຫນ່ວຍຄວາມຈໍາພາຍນອກທີ່ບໍ່ປ່ຽນແປງສໍາລັບການເລີ່ມຕົ້ນ.
ໃນແງ່ຂອງການປະຕິບັດ, FPGAs ມີການຊັກຊ້າການປະມວນຜົນສັນຍານທີ່ບໍ່ສາມາດຄາດເດົາໄດ້ເນື່ອງຈາກສະຖາປັດຕະຍະກໍາທີ່ສັບສົນສູງລວມກັບການຂຽນໂປຼແກຼມຂອງຜູ້ໃຊ້.ໃນ CPLDs, ຄວາມລ່າຊ້າ pin-to-pin ແມ່ນນ້ອຍລົງຢ່າງຫຼວງຫຼາຍເນື່ອງຈາກສະຖາປັດຕະຍະກໍາທີ່ງ່າຍດາຍກວ່າ.ຄວາມລ່າຊ້າຂອງການປະມວນຜົນສັນຍານເປັນການພິຈາລະນາທີ່ສໍາຄັນໃນການອອກແບບຂອງຄໍາຮ້ອງສະຫມັກຄວາມປອດໄພທີ່ສໍາຄັນແລະຝັງຕົວໃນເວລາຈິງ.
ເນື່ອງຈາກຄວາມຖີ່ຂອງການດໍາເນີນການທີ່ສູງຂຶ້ນແລະການດໍາເນີນງານຕາມເຫດຜົນສະລັບສັບຊ້ອນຫຼາຍ, ບາງ FPGAs ອາດຈະໃຊ້ພະລັງງານຫຼາຍກ່ວາ CPLDs.ດັ່ງນັ້ນ, ການຄຸ້ມຄອງຄວາມຮ້ອນແມ່ນການພິຈາລະນາທີ່ສໍາຄັນໃນລະບົບທີ່ອີງໃສ່ FPGA.ເນື່ອງຈາກເຫດຜົນນີ້, ລະບົບທີ່ອີງໃສ່ FPGA ມັກຈະໃຊ້ເຄື່ອງລະບາຍຄວາມຮ້ອນແລະພັດລົມເຢັນແລະຕ້ອງການອຸປະກອນການສະຫນອງພະລັງງານແລະເຄືອຂ່າຍການແຈກຢາຍຂະຫນາດໃຫຍ່, ສະລັບສັບຊ້ອນຫຼາຍ.
ຈາກທັດສະນະຄວາມປອດໄພຂອງຂໍ້ມູນ, CPLDs ແມ່ນມີຄວາມປອດໄພຫຼາຍຂຶ້ນຍ້ອນວ່າຫນ່ວຍຄວາມຈໍາຖືກສ້າງຢູ່ໃນຊິບຂອງມັນເອງ.ໃນທາງກົງກັນຂ້າມ, FPGA ສ່ວນໃຫຍ່ຕ້ອງການຄວາມຊົງຈໍາທີ່ບໍ່ມີການລະເຫີຍຈາກພາຍນອກ, ເຊິ່ງສາມາດເປັນໄພຂົ່ມຂູ່ຕໍ່ຄວາມປອດໄພຂອງຂໍ້ມູນ.ເຖິງແມ່ນວ່າລະບົບການເຂົ້າລະຫັດລັບຂໍ້ມູນຢູ່ໃນ FPGAs, CPLDs ແມ່ນມີຄວາມປອດໄພຫຼາຍກວ່າເມື່ອປຽບທຽບກັບ FPGAs.
ຄໍາຮ້ອງສະຫມັກຂອງ CPLD
CPLDs ຊອກຫາຄໍາຮ້ອງສະຫມັກຂອງເຂົາເຈົ້າຢູ່ໃນຫຼາຍວົງຈອນການຄວບຄຸມດິຈິຕອນແລະຂະບວນການສັນຍານທີ່ສັບສົນຕ່ໍາຫາປານກາງ.ບາງຄໍາຮ້ອງສະຫມັກທີ່ສໍາຄັນປະກອບມີ:
- CPLDs ສາມາດຖືກນໍາໃຊ້ເປັນ bootloaders ສໍາລັບ FPGAs ແລະລະບົບການຂຽນໂປຼແກຼມອື່ນໆ.
- CPLDs ມັກຈະຖືກນໍາໃຊ້ເປັນຕົວຖອດລະຫັດທີ່ຢູ່ແລະເຄື່ອງຂອງລັດແບບກໍານົດເອງໃນລະບົບດິຈິຕອນ.
- ເນື່ອງຈາກຂະຫນາດຂະຫນາດນ້ອຍຂອງພວກເຂົາແລະການບໍລິໂພກພະລັງງານຕ່ໍາ, CPLDs ແມ່ນເຫມາະສົມສໍາລັບການນໍາໃຊ້ໃນແບບພົກພາແລະມືຖືອຸປະກອນດິຈິຕອນ.
- CPLDs ຍັງຖືກນໍາໃຊ້ໃນຄໍາຮ້ອງສະຫມັກການຄວບຄຸມຄວາມປອດໄພທີ່ສໍາຄັນ.