(ອົງປະກອບເອເລັກໂຕຣນິກ) 5V927PGGI8
ຄຸນລັກສະນະຂອງຜະລິດຕະພັນ
ປະເພດ | ລາຍລະອຽດ |
ປະເພດ | ວົງຈອນລວມ (ICs) |
Mfr | Renesas Electronics America Inc |
ຊຸດ | - |
ຊຸດ | ເທບ ແລະ ມ້ວນ (TR) |
ສະຖານະພາບຜະລິດຕະພັນ | ລ້າສະໄໝ |
ປະເພດ | ເຄື່ອງກໍາເນີດໂມງ |
PLL | ແມ່ນແລ້ວກັບ Bypass |
ປ້ອນຂໍ້ມູນ | LVTTL, Crystal |
ຜົນຜະລິດ | LVTTL |
ຈໍານວນວົງຈອນ | 1 |
ອັດຕາສ່ວນ – ການປ້ອນຂໍ້ມູນ: ຜົນໄດ້ຮັບ | 2:4 |
ຄວາມແຕກຕ່າງ – ການປ້ອນຂໍ້ມູນ: ຜົນຜະລິດ | ບໍ່ບໍ່ |
ຄວາມຖີ່ - ສູງສຸດທີ່ເຄຍ | 160MHz |
ຕົວຫານ/ຕົວຄູນ | ແມ່ນ/ບໍ່ |
ແຮງດັນ - ການສະຫນອງ | 3V ~ 3.6V |
ອຸນຫະພູມປະຕິບັດການ | -40°C ~ 85°C |
ປະເພດການຕິດຕັ້ງ | Surface Mount |
ການຫຸ້ມຫໍ່ / ກໍລະນີ | 16-TSSOP (0.173″, ກວ້າງ 4.40 ມມ) |
ຊຸດອຸປະກອນຜູ້ສະໜອງ | 16-TSSOP |
ໝາຍເລກຜະລິດຕະພັນພື້ນຖານ | IDT5V927 |
ເອກະສານ ແລະສື່
ປະເພດຊັບພະຍາກອນ | ລິ້ງ |
ເອກະສານຂໍ້ມູນ | IDT5V927 |
PCN Obsolescence/ EOL | ສະບັບປັບປຸງ 23/12/2013 |
ແຜ່ນຂໍ້ມູນ HTML | IDT5V927 |
ການຈັດປະເພດສິ່ງແວດລ້ອມ ແລະສົ່ງອອກ
ຄຸນສົມບັດ | ລາຍລະອຽດ |
ລະດັບຄວາມອ່ອນໄຫວຄວາມຊຸ່ມຊື່ນ (MSL) | 1 (ບໍ່ຈຳກັດ) |
ສະຖານະການເຂົ້າເຖິງ | ເຂົ້າເຖິງບໍ່ໄດ້ຮັບຜົນກະທົບ |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
ຊັບພະຍາກອນເພີ່ມເຕີມ
ຄຸນສົມບັດ | ລາຍລະອຽດ |
ຊື່ອື່ນໆ | 5V927PGGI8 |
ຊຸດມາດຕະຖານ | 4,000 |
ລາຍລະອຽດຜະລິດຕະພັນ
ໂປເຊດເຊີສັນຍານດິຈິຕອລ 24-ບິດ
Motorola DSP56307, ສະມາຊິກຂອງຄອບຄົວ DSP56300 ຂອງໂປເຊດເຊີສັນຍານດິຈິຕອນທີ່ມີໂຄງການ (DSPs), ສະຫນັບສະຫນູນຄໍາຮ້ອງສະຫມັກໂຄງສ້າງພື້ນຖານໄຮ້ສາຍທີ່ມີການດໍາເນີນງານການກັ່ນຕອງທົ່ວໄປ.ຕົວປະມວນຜົນການກັ່ນຕອງທີ່ປັບປຸງໃຫ້ດີຂຶ້ນເທິງຊິບ (EFCOP) ປະມວນຜົນສູດການຄິດໄລ່ການກັ່ນຕອງໃນຂະໜານກັບການເຮັດວຽກຫຼັກ, ດັ່ງນັ້ນການເພີ່ມປະສິດທິພາບ ແລະປະສິດທິພາບຂອງ DSP ໂດຍລວມ.ເຊັ່ນດຽວກັບສະມາຊິກໃນຄອບຄົວອື່ນໆ, DSP56307 ໃຊ້ເຄື່ອງຈັກທີ່ມີປະສິດຕິພາບສູງ, ຮອບດຽວ-ໂມງຕາມຄຳສັ່ງ (ລະຫັດເຂົ້າກັນໄດ້ກັບຄອບຄົວຫຼັກຂອງ Motorolas ທີ່ນິຍົມ DSP56000), ຕົວປ່ຽນຖັງ, ທີ່ຢູ່ 24-bit, cache ຄໍາແນະນໍາ, ແລະ. ຕົວຄວບຄຸມການເຂົ້າເຖິງຫນ່ວຍຄວາມຈໍາໂດຍກົງ, ດັ່ງໃນຮູບ 1. DSP56307 ສະຫນອງການປະຕິບັດຢູ່ທີ່ 100 ລ້ານຄໍາແນະນໍາ (MIPS) ຕໍ່ວິນາທີໂດຍໃຊ້ 100 MHz ໂມງພາຍໃນທີ່ມີ 2.5 volt core ແລະເອກະລາດ 3.3 volt ພະລັງງານ input / output.
ພາບລວມ
ການນໍາໃຊ້ສະຖາປັດຕະຍະກໍາຖັນ ASMBL (Advanced Silicon Modular Block) ລຸ້ນທີສອງ, XC5VLX330T-3FFG1738I ມີຫ້າແພລະຕະຟອມທີ່ແຕກຕ່າງກັນ (ຄອບຄົວຍ່ອຍ), ທາງເລືອກທີ່ສຸດທີ່ສະເຫນີໂດຍຄອບຄົວ FPGA.ແຕ່ລະແພລະຕະຟອມມີອັດຕາສ່ວນທີ່ແຕກຕ່າງກັນຂອງລັກສະນະເພື່ອແກ້ໄຂຄວາມຕ້ອງການຂອງຄວາມຫລາກຫລາຍຂອງການອອກແບບຕາມເຫດຜົນຂັ້ນສູງ.ນອກເໜືອໄປຈາກຜ້າ logic ທີ່ທັນສະໃໝທີ່ສຸດ, ປະສິດທິພາບສູງ, XC5VLX330T-3FFG1738I FPGAs ປະກອບດ້ວຍລະບົບ hard-IP ລະດັບລະບົບຫຼາຍອັນ, ລວມທັງ 36-Kbit block RAM/FIFOs ທີ່ມີປະສິດທິພາບ, ຮຸ່ນທີສອງ 25 x 18 DSP slices, ເລືອກເຕັກໂນໂລຢີ IO ທີ່ມີການກໍ່ສ້າງ. ໃນ impedance ຄວບຄຸມດິຈິຕອນ, Chip Sync source-synchronous interface blocks, ການທໍາງານຂອງການຕິດຕາມລະບົບ,
ຄຸນລັກສະນະ
ຫຼັກ DSP56300 ປະສິດທິພາບສູງ
● 100 ລ້ານຄໍາແນະນໍາຕໍ່ວິນາທີ (MIPS) ດ້ວຍ 100 MHz ໂມງຢູ່ທີ່ 2.5 V core ແລະ 3.3 VI/O
● ລະຫັດວັດຖຸເຂົ້າກັນໄດ້ກັບຫຼັກ DSP56000
● ຊຸດຄໍາແນະນໍາທີ່ມີຂະຫນານສູງ
● ໜ່ວຍຄວາມຄິດເລກຄະນິດສາດ (ALU)
- ເຕັມ pipelined 24 x 24-bit ຂະຫນານ multiplier-accumulator
- ຕົວປ່ຽນຖັງຂະໜານ 56-ບິດ (ປ່ຽນໄວ ແລະປົກກະຕິ; ການສ້າງກະແສບິດ ແລະແຍກວິເຄາະ)
- ຄໍາແນະນໍາ ALU ເງື່ອນໄຂ
- 24-bit ຫຼື 16-bit ສະຫນັບສະຫນູນເລກຄະນິດສາດພາຍໃຕ້ການຄວບຄຸມຊອບແວ
● ໜ່ວຍຄວບຄຸມໂປຣແກຣມ (PCU)
- ສະຫນັບສະຫນູນລະຫັດເອກະລາດ (PIC)
- ຮູບແບບການແກ້ໄຂທີ່ເຫມາະສົມສໍາລັບຄໍາຮ້ອງສະຫມັກ DSP (ລວມທັງການຊົດເຊີຍໃນທັນທີ)
- ຕົວຄວບຄຸມແຄດການສອນເທິງຊິບ
- ໜ່ວຍຄວາມຈຳໃນຊິບ-ຮາດແວທີ່ສາມາດຂະຫຍາຍໄດ້
- ຮາດແວ Nested DO loops
- ຂັດຂວາງການກັບຄືນອັດຕະໂນມັດໄວ
● ການເຂົ້າເຖິງໜ່ວຍຄວາມຈຳໂດຍກົງ (DMA)
- ຫົກຊ່ອງ DMA ສະຫນັບສະຫນູນການເຂົ້າເຖິງພາຍໃນແລະພາຍນອກ
- ການໂອນຫນຶ່ງ, ສອງ, ແລະສາມມິຕິລະດັບ (ລວມທັງ buffering ວົງ)
- ຢຸດການຂັດຂວາງການໂອນຍ້າຍ
- ກະຕຸ້ນຈາກສາຍຂັດຈັງຫວະ ແລະອຸປະກອນຕໍ່ພ່ວງທັງໝົດ
● Phase-locked loop (PLL)
- ອະນຸຍາດໃຫ້ການປ່ຽນແປງປັດໄຈແບ່ງພະລັງງານຕ່ໍາ (DF) ໂດຍບໍ່ມີການສູນເສຍການລັອກ
- ໂມງສົ່ງອອກທີ່ມີການລົບລ້າງ skew
● ຮອງຮັບການດີບັກຮາດແວ
- On-Chip Emulation (On CE).
- ກຸ່ມການທົດສອບຮ່ວມ (JTAG) ພອດການເຂົ້າເຖິງການທົດສອບ (TAP)
- ຮູບແບບການຕິດຕາມທີ່ຢູ່ສະທ້ອນເຖິງການເຂົ້າໃຊ້ RAM ຂອງໂປຣແກຣມພາຍໃນຢູ່ທີ່ພອດພາຍນອກ