New Original XQR17V16CC44V Spot Stock FPGA Field Programmable Gate Array Logic Ic Chip Integrated Circuits
ຂໍ້ມູນຈໍາເພາະ | |
ປະເພດຄວາມຈໍາ | ໂປຣ |
ຄວາມຫນາແຫນ້ນ | 16777 ກິບ |
ຈໍານວນຄໍາສັບ | 2000 ກ |
Bits ຕໍ່ Word | 8 ບິດ |
ປະເພດແພັກເກດ | ເຊຣາມິກ, LCC-44 |
ປັກໝຸດ | 44 |
ຄອບຄົວຕາມເຫດຜົນ | CMOS |
ແຮງດັນການສະຫນອງ | 3.3V |
ອຸນຫະພູມປະຕິບັດການ | -55 ຫາ 125 C (-67 ຫາ 257 F) |
Xilinx ແນະນໍາຊຸດ QPro™ XQR17V16 ຄວາມຫນາແຫນ້ນສູງ Radiation Hardened QML PROMs ເຊິ່ງສະຫນອງວິທີການທີ່ງ່າຍຕໍ່ການໃຊ້, ປະຫຍັດຄ່າໃຊ້ຈ່າຍສໍາລັບການເກັບຮັກສາ bitstreams ການຕັ້ງຄ່າ Xilinx FPGA ຂະຫນາດໃຫຍ່.XQR17V16CC44V ເປັນອຸປະກອນ 3.3V ທີ່ມີຄວາມຈຸ 16 Mb ແລະສາມາດເຮັດວຽກໄດ້ທັງໃນຮູບແບບ serial ຫຼື byte-wide.ສໍາລັບແຜນວາດບລັອກທີ່ງ່າຍດາຍຂອງສະຖາປັດຕະຍະກໍາອຸປະກອນ XQR17V16.
ເມື່ອ FPGA ຢູ່ໃນໂຫມດ Master Serial, ມັນຈະສ້າງໂມງການຕັ້ງຄ່າທີ່ຂັບເຄື່ອນ PROM.ເວລາເຂົ້າເຖິງສັ້ນຫຼັງຈາກຂອບໂມງທີ່ເພີ່ມຂຶ້ນ, ຂໍ້ມູນຈະປາກົດຢູ່ໃນ PROM DATA output pin ທີ່ເຊື່ອມຕໍ່ກັບ pin FPGA DIN.FPGA ສ້າງຈໍານວນກໍາມະຈອນໂມງທີ່ເຫມາະສົມເພື່ອເຮັດສໍາເລັດການຕັ້ງຄ່າ.ເມື່ອຕັ້ງຄ່າແລ້ວ, ມັນຈະປິດການໃຊ້ງານ PROM.ເມື່ອ FPGA ຢູ່ໃນໂຫມດ Slave Serial, PROM ແລະ FPGA ທັງສອງຈະຕ້ອງຖືກໂມງດ້ວຍສັນຍານຂາເຂົ້າ.
ເມື່ອ FPGA ຢູ່ໃນໂໝດ Master SelectMAP, ມັນຈະສ້າງໂມງການຕັ້ງຄ່າທີ່ຂັບ PROM ແລະ FPGA.ຫຼັງຈາກຂອບ CCLK ທີ່ເພີ່ມຂຶ້ນ, ຂໍ້ມູນແມ່ນມີຢູ່ໃນ PROMs DATA (D0-D7) pins.ຂໍ້ມູນຈະຖືກ clocked ເຂົ້າໄປໃນ FPGA ໃນຂອບທີ່ເພີ່ມຂຶ້ນຕໍ່ໄປນີ້ຂອງ CCLK.ເມື່ອ FPGA ຢູ່ໃນໂຫມດ Slave SelectMAP, PROM ແລະ FPGA ຈະຕ້ອງຖືກໂມງດ້ວຍສັນຍານຂາເຂົ້າ.ສາມາດໃຊ້ oscillator freerunning ເພື່ອຂັບ CCLK.ອຸປະກອນຫຼາຍອັນສາມາດເຊື່ອມຕໍ່ກັນໄດ້ໂດຍການໃຊ້ຜົນຜະລິດ CEO ເພື່ອຂັບການປ້ອນຂໍ້ມູນ CE ຂອງອຸປະກອນຕໍ່ໄປນີ້.ການປ້ອນຂໍ້ມູນໂມງ ແລະຜົນອອກຂອງ DATA ຂອງ PROM ທັງໝົດໃນຕ່ອງໂສ້ນີ້ແມ່ນເຊື່ອມຕໍ່ກັນ.ອຸປະກອນທັງຫມົດແມ່ນເຂົ້າກັນໄດ້ແລະສາມາດໄດ້ຮັບການ cascaded ກັບສະມາຊິກອື່ນໆຂອງຄອບຄົວ.ສໍາລັບການຂຽນໂປລແກລມອຸປະກອນ, ທັງ Xilinx ISE Foundation ຫຼື ISE WebPACK ຊອບແວລວບລວມໄຟລ໌ການອອກແບບ FPGA ເຂົ້າໄປໃນຮູບແບບ Hex ມາດຕະຖານ, ເຊິ່ງຫຼັງຈາກນັ້ນຖືກໂອນໄປຫານັກຂຽນໂປລແກລມ PROM ການຄ້າສ່ວນໃຫຍ່.
ຄຸນລັກສະນະ
• Latch-Up Immune to LET >120 MeV/cm2/mg
• ຮັບປະກັນ TID ຂອງ 50 kRad(Si) ຕໍ່ spec 1019.5
• Fabricated ສຸດ Epitaxial Substrate
• ຄວາມຈຸ 16Mbit
• ການປະຕິບັດການຮັບປະກັນໃນໄລຍະອຸນຫະພູມການທະຫານຢ່າງເຕັມທີ່: -55°C ກັບ +125°C
• ໜ່ວຍຄວາມຈຳແບບອ່ານເທົ່ານັ້ນທີ່ສາມາດຂຽນໂປຣແກຣມໄດ້ເທື່ອດຽວ (OTP) ອອກແບບມາເພື່ອເກັບຮັກສາບິດສະຕຣີມການຕັ້ງຄ່າຂອງອຸປະກອນ Xilinx FPGA
• ໂໝດການຕັ້ງຄ່າຄູ່
♦ ການຕັ້ງຄ່າ Serial (ສູງສຸດ 33 Mb/s)
♦ຂະຫນານ (ເຖິງ 264 Mb/s ທີ່ 33 MHz)
•ການໂຕ້ຕອບງ່າຍດາຍກັບ Xilinx QPro FPGAs
• Cascadable ສໍາລັບການເກັບຮັກສາ bitstreams ຍາວຫຼືຫຼາຍ
• ຣີເຊັດ polarity ທີ່ເປັນໂປຣແກຣມ (active High ຫຼື active low) ເພື່ອຄວາມເຂົ້າກັນໄດ້ກັບວິທີແກ້ໄຂ FPGA ທີ່ແຕກຕ່າງກັນ.
• ຂະບວນການປະຕູເລື່ອນ CMOS ພະລັງງານຕໍ່າ
•ແຮງດັນການສະຫນອງ 3.3V
• ມີຢູ່ໃນຊຸດເຊລາມິກ CK44(1)
• ສະຫນັບສະຫນູນການຂຽນໂປລແກລມໂດຍຜູ້ຜະລິດໂປລແກລມຊັ້ນນໍາ
• ສະຫນັບສະຫນູນການອອກແບບໂດຍໃຊ້ຊຸດຊອບແວ ISE Foundation ຫຼື ISE WebPACK
•ຮັບປະກັນການເກັບຮັກສາຂໍ້ມູນຕະຫຼອດຊີວິດ 20 ປີ
ການຂຽນໂປລແກລມ
ອຸປະກອນສາມາດຖືກຕັ້ງຢູ່ໃນໂປລແກລມທີ່ສະຫນອງໂດຍ Xilinx ຫຼືຜູ້ຂາຍພາກສ່ວນທີສາມທີ່ມີຄຸນວຸດທິ.ຜູ້ໃຊ້ຕ້ອງຮັບປະກັນວ່າວິທີການຂຽນໂປຣແກຣມທີ່ເຫມາະສົມແລະສະບັບຫລ້າສຸດຂອງຊອບແວໂຄງການໄດ້ຖືກນໍາໃຊ້.ການເລືອກທີ່ບໍ່ຖືກຕ້ອງສາມາດເຮັດໃຫ້ອຸປະກອນເສຍຫາຍຢ່າງຖາວອນ.
ລາຍລະອຽດ
• Latch-Up Immune to LET >120 MeV/cm2/mg
• ຮັບປະກັນ TID ຂອງ 50 kRad(Si) ຕໍ່ spec 1019.5
• Fabricated ສຸດ Epitaxial Substrate
• ຄວາມຈຸ 16Mbit
• ການປະຕິບັດການຮັບປະກັນໃນໄລຍະອຸນຫະພູມການທະຫານຢ່າງເຕັມທີ່: -55°C ກັບ +125°C
• ໜ່ວຍຄວາມຈຳແບບອ່ານເທົ່ານັ້ນທີ່ສາມາດຂຽນໂປຣແກຣມໄດ້ເທື່ອດຽວ (OTP) ອອກແບບມາເພື່ອເກັບຮັກສາບິດສະຕຣີມການຕັ້ງຄ່າຂອງອຸປະກອນ Xilinx FPGA
• ໂໝດການຕັ້ງຄ່າຄູ່
♦ ການຕັ້ງຄ່າ Serial (ສູງສຸດ 33 Mb/s)
♦ຂະຫນານ (ເຖິງ 264 Mb/s ທີ່ 33 MHz)
•ການໂຕ້ຕອບງ່າຍດາຍກັບ Xilinx QPro FPGAs
• Cascadable ສໍາລັບການເກັບຮັກສາ bitstreams ຍາວຫຼືຫຼາຍ
• ຣີເຊັດ polarity ຂອງໂປຣແກຣມໄດ້ (ການເຄື່ອນໄຫວສູງ ຫຼື ເຄື່ອນໄຫວ
ຕ່ໍາ) ສໍາລັບຄວາມເຂົ້າກັນໄດ້ກັບວິທີແກ້ໄຂ FPGA ທີ່ແຕກຕ່າງກັນ
• ຂະບວນການປະຕູເລື່ອນ CMOS ພະລັງງານຕໍ່າ
•ແຮງດັນການສະຫນອງ 3.3V
• ມີຢູ່ໃນຊຸດເຊລາມິກ CK44(1)
•ສະຫນັບສະຫນູນການຂຽນໂປລແກລມໂດຍນັກຂຽນໂປລແກລມຊັ້ນນໍາ
ຜູ້ຜະລິດ
• ສະຫນັບສະຫນູນການອອກແບບໂດຍໃຊ້ ISE Foundation ຫຼື ISE
ຊຸດຊອບແວ WebPACK
•ຮັບປະກັນການເກັບຮັກສາຂໍ້ມູນຕະຫຼອດຊີວິດ 20 ປີ