ອົງປະກອບເອເລັກໂຕຣນິກ XCVU13P-2FLGA2577I Ic Chips ວົງຈອນປະສົມປະສານ IC FPGA 448 I/O 2577FCBGA
ຄຸນລັກສະນະຂອງຜະລິດຕະພັນ
ປະເພດ | ລາຍລະອຽດ |
ປະເພດ | ວົງຈອນລວມ (ICs) |
Mfr | AMD Xilinx |
ຊຸດ | Virtex® UltraScale+™ |
ຊຸດ | ຖາດ |
ຊຸດມາດຕະຖານ | 1 |
ສະຖານະພາບຜະລິດຕະພັນ | ເຄື່ອນໄຫວ |
ຈຳນວນຫ້ອງທົດລອງ/CLBs | 216000 |
ຈໍານວນຂອງອົງປະກອບ Logic/Cells | 3780000 |
ຈໍານວນ RAM ທັງຫມົດ | 514867200 |
ຈໍານວນ I/O | 448 |
ແຮງດັນ - ການສະຫນອງ | 0.825V ~ 0.876V |
ປະເພດການຕິດຕັ້ງ | Surface Mount |
ອຸນຫະພູມປະຕິບັດການ | -40°C ~ 100°C (TJ) |
ການຫຸ້ມຫໍ່ / ກໍລະນີ | 2577-BBGA, FCBGA |
ຊຸດອຸປະກອນຜູ້ສະໜອງ | 2577-FCBGA (52.5×52.5) |
ໝາຍເລກຜະລິດຕະພັນພື້ນຖານ | XCVU13 |
ເຄື່ອງໃຊ້ຄວາມປອດໄພສືບຕໍ່ພັດທະນາ
ຮຸ່ນຕໍ່ໄປຂອງການປະຕິບັດຄວາມປອດໄພຂອງເຄືອຂ່າຍແມ່ນສືບຕໍ່ພັດທະນາແລະດໍາເນີນການປ່ຽນສະຖາປັດຕະຍະກໍາຈາກການສໍາຮອງໄປສູ່ການປະຕິບັດໃນແຖວ.ດ້ວຍການເລີ່ມຕົ້ນຂອງການນໍາໃຊ້ 5G ແລະການເພີ່ມຂື້ນຂອງຈໍານວນອຸປະກອນເຊື່ອມຕໍ່, ມີຄວາມຈໍາເປັນອັນຮີບດ່ວນສໍາລັບອົງການຈັດຕັ້ງທີ່ຈະທົບທວນຄືນແລະດັດແປງສະຖາປັດຕະຍະກໍາທີ່ໃຊ້ສໍາລັບການປະຕິບັດຄວາມປອດໄພ.ຄວາມຕ້ອງການຜ່ານ 5G ແລະ latency ແມ່ນການຫັນປ່ຽນເຄືອຂ່າຍການເຂົ້າເຖິງ, ໃນຂະນະທີ່ໃນເວລາດຽວກັນຕ້ອງການຄວາມປອດໄພເພີ່ມເຕີມ.ວິວັດທະນາການນີ້ກໍາລັງຂັບເຄື່ອນການປ່ຽນແປງຕໍ່ໄປນີ້ໃນຄວາມປອດໄພຂອງເຄືອຂ່າຍ.
1. ສູງກວ່າ L2 (MACSec) ແລະ L3 throughputs ຄວາມປອດໄພ.
2. ຄວາມຕ້ອງການສໍາລັບການວິເຄາະທາງດ້ານນະໂຍບາຍຢູ່ໃນຂອບ / ດ້ານການເຂົ້າເຖິງ
3. ຄວາມປອດໄພທີ່ອີງໃສ່ຄໍາຮ້ອງສະຫມັກຮຽກຮ້ອງໃຫ້ມີການຜ່ານສູງແລະການເຊື່ອມຕໍ່.
4. ການນໍາໃຊ້ AI ແລະການຮຽນຮູ້ເຄື່ອງຈັກສໍາລັບການວິເຄາະຄາດຄະເນແລະການກໍານົດ malware
5. ການປະຕິບັດລະບົບການເຂົ້າລະຫັດລັບແບບໃໝ່ທີ່ຂັບລົດການພັດທະນາການເຂົ້າລະຫັດລັບຫຼັງ (QPC).
ຄຽງຄູ່ກັບຄວາມຕ້ອງການຂ້າງເທິງ, ເຕັກໂນໂລຢີເຄືອຂ່າຍເຊັ່ນ SD-WAN ແລະ 5G-UPF ໄດ້ຖືກຮັບຮອງເອົາຫຼາຍຂຶ້ນ, ເຊິ່ງຮຽກຮ້ອງໃຫ້ມີການປະຕິບັດການແຍກເຄືອຂ່າຍ, ຊ່ອງທາງ VPN ຫຼາຍຂຶ້ນ, ແລະການຈັດປະເພດແພັກເກັດທີ່ເລິກເຊິ່ງ.ໃນການຜະລິດປະຈຸບັນຂອງການປະຕິບັດຄວາມປອດໄພເຄືອຂ່າຍ, ຄວາມປອດໄພຂອງແອັບພລິເຄຊັນສ່ວນໃຫຍ່ຖືກຈັດການໂດຍໃຊ້ຊອບແວທີ່ເຮັດວຽກຢູ່ໃນ CPU.ໃນຂະນະທີ່ປະສິດທິພາບ CPU ໄດ້ເພີ່ມຂຶ້ນໃນແງ່ຂອງຈໍານວນຂອງແກນແລະພະລັງງານປະມວນຜົນ, ຄວາມຕ້ອງການໂດຍຜ່ານການເພີ່ມຂຶ້ນຍັງບໍ່ສາມາດແກ້ໄຂໄດ້ໂດຍການດໍາເນີນການຊອບແວທີ່ບໍລິສຸດ.
ຄວາມຕ້ອງການດ້ານຄວາມປອດໄພຂອງແອັບພລິເຄຊັນທີ່ອີງໃສ່ນະໂຍບາຍແມ່ນມີການປ່ຽນແປງຢ່າງຕໍ່ເນື່ອງ, ດັ່ງນັ້ນການແກ້ໄຂທີ່ບໍ່ມີຢູ່ຊັ້ນວາງສ່ວນໃຫຍ່ສາມາດຈັດການກັບຊຸດຫົວການຈະລາຈອນ ແລະໂປຣໂຕຄໍການເຂົ້າລະຫັດແບບຄົງທີ່ເທົ່ານັ້ນ.ເນື່ອງຈາກຂໍ້ຈໍາກັດເຫຼົ່ານີ້ຂອງຊອບແວແລະການປະຕິບັດທີ່ຄົງທີ່ໂດຍອີງໃສ່ ASIC, ຮາດແວທີ່ສາມາດຂຽນໄດ້ແລະມີຄວາມຍືດຫຍຸ່ນໄດ້ສະຫນອງການແກ້ໄຂທີ່ສົມບູນແບບສໍາລັບການປະຕິບັດຄວາມປອດໄພຂອງຄໍາຮ້ອງສະຫມັກໂດຍອີງໃສ່ນະໂຍບາຍແລະແກ້ໄຂບັນຫາຄວາມທ້າທາຍດ້ານການຊັກຊ້າຂອງສະຖາປັດຕະຍະກໍາ NPU ທີ່ສາມາດດໍາເນີນໂຄງການອື່ນໆ.
SoC ທີ່ມີຄວາມຍືດຫຍຸ່ນມີການໂຕ້ຕອບເຄືອຂ່າຍແຂງຢ່າງເຕັມສ່ວນ, IP cryptographic, ແລະເຫດຜົນແລະຫນ່ວຍຄວາມຈໍາທີ່ສາມາດດໍາເນີນໂຄງການເພື່ອປະຕິບັດກົດລະບຽບນະໂຍບາຍຫຼາຍລ້ານໂດຍຜ່ານການປະມວນຜົນຄໍາຮ້ອງສະຫມັກຂອງລັດເຊັ່ນ TLS ແລະເຄື່ອງຈັກຊອກຫາການສະແດງອອກປົກກະຕິ.
ອຸປະກອນປັບຕົວແມ່ນທາງເລືອກທີ່ເຫມາະສົມ
ການນໍາໃຊ້ອຸປະກອນ Xilinx ໃນອຸປະກອນຄວາມປອດໄພຮຸ່ນຕໍ່ໄປບໍ່ພຽງແຕ່ແກ້ໄຂບັນຫາການສົ່ງຕໍ່ແລະການຊັກຊ້າເທົ່ານັ້ນ, ແຕ່ຜົນປະໂຫຍດອື່ນໆລວມມີການເປີດໃຊ້ເຕັກໂນໂລຢີໃຫມ່ເຊັ່ນ: ຮູບແບບການຮຽນຮູ້ເຄື່ອງຈັກ, Secure Access Service Edge (SASE), ແລະການເຂົ້າລະຫັດຫລັງ quantum.
ອຸປະກອນ Xilinx ໃຫ້ເວທີທີ່ເຫມາະສົມສໍາລັບການເລັ່ງຮາດແວສໍາລັບເຕັກໂນໂລຢີເຫຼົ່ານີ້, ເນື່ອງຈາກວ່າຄວາມຕ້ອງການຂອງການປະຕິບັດບໍ່ສາມາດຕອບສະຫນອງໄດ້ກັບການປະຕິບັດພຽງແຕ່ຊອບແວ.Xilinx ກໍາລັງພັດທະນາ ແລະຍົກລະດັບ IP, ເຄື່ອງມື, ຊອບແວ, ແລະການອອກແບບອ້າງອີງຢ່າງຕໍ່ເນື່ອງສໍາລັບການແກ້ໄຂຄວາມປອດໄພເຄືອຂ່າຍທີ່ມີຢູ່ ແລະຮຸ່ນຕໍ່ໄປ.
ນອກຈາກນັ້ນ, ອຸປະກອນ Xilinx ສະເຫນີສະຖາປັດຕະຍະກໍາຫນ່ວຍຄວາມຈໍາຊັ້ນນໍາໃນອຸດສາຫະກໍາທີ່ມີການຈັດປະເພດການໄຫຼເຂົ້າຂອງ IP ຄົ້ນຫາແບບອ່ອນໆ, ເຮັດໃຫ້ມັນເປັນທາງເລືອກທີ່ດີທີ່ສຸດສໍາລັບຄວາມປອດໄພເຄືອຂ່າຍແລະໄຟວໍ.
ການນໍາໃຊ້ FPGAs ເປັນຕົວປະມວນຜົນການຈະລາຈອນສໍາລັບຄວາມປອດໄພເຄືອຂ່າຍ
ການສັນຈອນໄປ-ມາ ແລະຈາກອຸປະກອນຄວາມປອດໄພ (ໄຟວໍ) ແມ່ນຖືກເຂົ້າລະຫັດໃນຫຼາຍລະດັບ, ແລະການເຂົ້າລະຫັດ/ຖອດລະຫັດ L2 (MACSec) ຈະຖືກປະມວນຜົນຢູ່ຊັ້ນເຊື່ອມຕໍ່ (L2) ໂນດເຄືອຂ່າຍ (ສະວິດ ແລະເຣົາເຕີ).ການປະມວນຜົນເກີນ L2 (ຊັ້ນ MAC) ໂດຍທົ່ວໄປແລ້ວລວມມີການແຍກວິເຄາະທີ່ເລິກເຊິ່ງກວ່າ, ການຖອດລະຫັດອຸໂມງ L3 (IPSec), ແລະການເຂົ້າລະຫັດ SSL ທີ່ມີການຈະລາຈອນ TCP/UDP.ການປຸງແຕ່ງແພັກເກັດກ່ຽວຂ້ອງກັບການແຍກແຍະ ແລະການຈັດປະເພດແພັກເກັດທີ່ເຂົ້າມາ ແລະການປຸງແຕ່ງປະລິມານການຈາລະຈອນຂະໜາດໃຫຍ່ (1-20M) ທີ່ມີກະແສໄຟຟ້າສູງ (25-400Gb/s).
ເນື່ອງຈາກຊັບພະຍາກອນຄອມພິວເຕີ (cores) ຈໍານວນຫຼວງຫຼາຍທີ່ຕ້ອງການ, NPUs ສາມາດຖືກນໍາໃຊ້ສໍາລັບການປະມວນຜົນແພັກເກັດທີ່ມີຄວາມໄວຂ້ອນຂ້າງສູງ, ແຕ່ຄວາມລ່າຊ້າຕ່ໍາ, ການປະມວນຜົນການຈາລະຈອນທີ່ສາມາດຂະຫຍາຍໄດ້ປະສິດທິພາບສູງແມ່ນເປັນໄປບໍ່ໄດ້ເພາະວ່າການຈະລາຈອນຖືກປະມວນຜົນໂດຍໃຊ້ MIPS/RISC cores ແລະກໍານົດເວລາຂອງແກນດັ່ງກ່າວ. ອີງໃສ່ການມີຂອງເຂົາເຈົ້າແມ່ນມີຄວາມຫຍຸ້ງຍາກ.ການນໍາໃຊ້ເຄື່ອງໃຊ້ຄວາມປອດໄພທີ່ອີງໃສ່ FPGA ສາມາດລົບລ້າງຂໍ້ຈໍາກັດເຫຼົ່ານີ້ຂອງສະຖາປັດຕະຍະກໍາ CPU ແລະ NPU.