XC2C256-7TQG144C QFP144 xilinx ຊິບ 1.8V ປະລິມານຂາເຂົ້າ-ອອກ 118 FLASH PLD IC ເອເລັກໂຕຣນິກ
ຄຸນລັກສະນະຂອງຜະລິດຕະພັນ
ປະເພດ | ລາຍລະອຽດ | ເລືອກ |
ປະເພດ | ວົງຈອນລວມ (ICs) |
|
Mfr | AMD Xilinx |
|
ຊຸດ | CoolRunner II |
|
ຊຸດ | ຖາດ |
|
ສະຖານະພາບຜະລິດຕະພັນ | ເຄື່ອນໄຫວ |
|
ປະເພດໂປຣແກຣມ | ໃນ System Programmable |
|
ເວລາຊັກຊ້າ tpd(1) ສູງສຸດ | 6.7 ນ |
|
ການສະຫນອງແຮງດັນ - ພາຍໃນ | 1.7V ~ 1.9V |
|
ຈຳນວນຂອງອົງປະກອບ/ບລັອກ | 16 |
|
ຈໍານວນ Macrocells | 256 |
|
ຈໍານວນປະຕູ | 6000 |
|
ຈໍານວນ I/O | 118 |
|
ອຸນຫະພູມປະຕິບັດການ | 0°C ~ 70°C (TA) |
|
ປະເພດການຕິດຕັ້ງ | Surface Mount |
|
ການຫຸ້ມຫໍ່ / ກໍລະນີ | 144-LQFP |
|
ຊຸດອຸປະກອນຜູ້ສະໜອງ | 144-TQFP (20×20) |
|
ໝາຍເລກຜະລິດຕະພັນພື້ນຖານ | XC2C256 |
|
ລາຍງານຂໍ້ມູນຜະລິດຕະພັນຜິດພາດ
ເບິ່ງຄ້າຍຄືກັນ
ເອກະສານ ແລະສື່
ປະເພດຊັບພະຍາກອນ | ລິ້ງ |
ເອກະສານຂໍ້ມູນ | ເອກະສານຂໍ້ມູນ XC2C256 |
ຂໍ້ມູນສິ່ງແວດລ້ອມ | Xiliinx ໃບຢັ້ງຢືນ RoHS |
ຜະລິດຕະພັນທີ່ໂດດເດັ່ນ | CoolRunner™-II CPLDs |
PCN Assembly/ແຫຼ່ງກຳເນີດ | Mult Dev LeadFrame Chg 29/Oct/2018 |
ແຜ່ນຂໍ້ມູນ HTML | ເອກະສານຂໍ້ມູນ XC2C256 |
ການຈັດປະເພດສິ່ງແວດລ້ອມ ແລະສົ່ງອອກ
ຄຸນສົມບັດ | ລາຍລະອຽດ |
ສະຖານະ RoHS | ສອດຄ່ອງ ROHS3 |
ລະດັບຄວາມອ່ອນໄຫວຄວາມຊຸ່ມຊື່ນ (MSL) | 3 (168 ຊົ່ວໂມງ) |
ສະຖານະການເຂົ້າເຖິງ | ເຂົ້າເຖິງບໍ່ໄດ້ຮັບຜົນກະທົບ |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
ອຸປະກອນຕາມເຫດຜົນທີ່ເປັນໂຄງການສະລັບສັບຊ້ອນ (CPLD) ເປັນອຸປະກອນຕາມເຫດຜົນທີ່ມີໂຄງການຢ່າງສົມບູນ AND/OR arrays ແລະ macrocells.Macrocells ແມ່ນສິ່ງກໍ່ສ້າງຕົ້ນຕໍຂອງ CPLD, ເຊິ່ງປະກອບດ້ວຍການດໍາເນີນການຢ່າງສັບສົນແລະເຫດຜົນສໍາລັບການປະຕິບັດການສະແດງອອກຂອງຮູບແບບປົກກະຕິທີ່ບໍ່ຊ້ໍາກັນ.AND/OR arrays ແມ່ນ reprogrammable ຢ່າງສົມບູນແລະຮັບຜິດຊອບໃນການປະຕິບັດຫນ້າທີ່ຕາມເຫດຜົນຕ່າງໆ.Macrocells ຍັງສາມາດຖືກກໍານົດວ່າເປັນບລັອກທີ່ເປັນປະໂຫຍດທີ່ຮັບຜິດຊອບຕໍ່ການປະຕິບັດຕາມເຫດຜົນຕາມລໍາດັບຫຼືປະສົມປະສານ.
ອຸປະກອນຕາມເຫດຜົນທີ່ເປັນໂຄງການທີ່ຊັບຊ້ອນເປັນຜະລິດຕະພັນນະວັດຕະກໍາເມື່ອທຽບໃສ່ກັບອຸປະກອນ logic ກ່ອນຫນ້ານີ້ເຊັ່ນ: ອາເຣໂລຈິດທີ່ເປັນໂຄງການ (PLAs) ແລະ Programmable Array Logic (PAL).ອຸປະກອນຕາມເຫດຜົນກ່ອນໜ້ານີ້ບໍ່ສາມາດຕັ້ງໂປຣແກມໄດ້, ສະນັ້ນ ເຫດຜົນຈຶ່ງຖືກສ້າງຂຶ້ນໂດຍການລວມເອົາຊິບຕັນຫຼາຍອັນເຂົ້າກັນ.A CPLD ມີຄວາມຊັບຊ້ອນລະຫວ່າງ PALs ແລະ field-programmable gate arrays (FPGAs).ມັນຍັງມີລັກສະນະສະຖາປັດຕະຍະກໍາຂອງທັງ PALs ແລະ FPGAs.ຄວາມແຕກຕ່າງທາງສະຖາປັດຕະຍະກໍາຕົ້ນຕໍລະຫວ່າງ CPLD ແລະ FPGA ແມ່ນວ່າ FPGAs ແມ່ນອີງໃສ່ຕາຕະລາງການຊອກຫາ, ໃນຂະນະທີ່ CPLDs ແມ່ນອີງໃສ່ປະຕູທະເລ.
ລັກສະນະທົ່ວໄປຂອງ CPLDs ແລະ FPGAs ແມ່ນວ່າພວກເຂົາທັງສອງມີຈໍານວນປະຕູຂະຫນາດໃຫຍ່ແລະການສະຫນອງຄວາມຍືດຫຍຸ່ນສໍາລັບເຫດຜົນ.ໃນຂະນະທີ່ລັກສະນະທົ່ວໄປລະຫວ່າງ CPLDs ແລະ PALs ປະກອບມີຫນ່ວຍຄວາມຈໍາການຕັ້ງຄ່າທີ່ບໍ່ປ່ຽນແປງ.CPLDs ເປັນຜູ້ນໍາໃນຕະຫຼາດຂອງອຸປະກອນຕາມເຫດຜົນຂອງໂປລແກລມ, ມີຜົນປະໂຫຍດຫຼາຍຢ່າງເຊັ່ນ: ການຂຽນໂປລແກລມແບບພິເສດ, ຄ່າໃຊ້ຈ່າຍຕ່ໍາ, ບໍ່ປ່ຽນແປງແລະງ່າຍຕໍ່ການໃຊ້.
ກອຸປະກອນຕາມເຫດຜົນ programmable ສະລັບສັບຊ້ອນ(CPLD) ເປັນອຸປະກອນຕາມເຫດຜົນຂອງໂປຣແກຣມທີ່ມີຄວາມສັບສົນລະຫວ່າງວ່າPALsແລະFPGAs, ແລະລັກສະນະສະຖາປັດຕະຍະກໍາຂອງທັງສອງ.ຕຶກອາຄານຫຼັກຂອງ CPLD ແມ່ນ ກMacrocell, ເຊິ່ງປະກອບດ້ວຍການປະຕິບັດເຫດຜົນຮູບແບບປົກກະຕິ disjunctiveການສະແດງອອກແລະການດໍາເນີນການຕາມເຫດຜົນພິເສດຫຼາຍ.
ຄຸນລັກສະນະ[ແກ້ໄຂ]
ບາງສ່ວນຂອງຄຸນສົມບັດ CPLD ແມ່ນຄ້າຍຄືກັນກັບPALs:
- ໜ່ວຍຄວາມຈຳການຕັ້ງຄ່າທີ່ບໍ່ປ່ຽນແປງ.ບໍ່ເຫມືອນກັບ FPGAs ຫຼາຍ, ການຕັ້ງຄ່າພາຍນອກROMບໍ່ຈໍາເປັນ, ແລະ CPLD ສາມາດເຮັດວຽກໄດ້ທັນທີກ່ຽວກັບການເລີ່ມຕົ້ນລະບົບ.
- ສໍາລັບອຸປະກອນ CPLD ເກົ່າຫຼາຍ, ເສັ້ນທາງຈໍາກັດຕັນທາງຕັນສ່ວນໃຫຍ່ທີ່ຈະມີສັນຍານ input ແລະ output ເຊື່ອມຕໍ່ກັບ pins ພາຍນອກ, ຫຼຸດຜ່ອນໂອກາດສໍາລັບການເກັບຮັກສາພາຍໃນຂອງລັດແລະເຫດຜົນຊັ້ນເລິກ.ປົກກະຕິແລ້ວນີ້ບໍ່ແມ່ນປັດໄຈສໍາລັບ CPLDs ຂະຫນາດໃຫຍ່ແລະຄອບຄົວຜະລິດຕະພັນ CPLD ໃຫມ່.
ລັກສະນະອື່ນໆແມ່ນຄ້າຍຄືກັນກັບFPGAs:
- ຈໍານວນປະຕູຂະຫນາດໃຫຍ່ທີ່ມີຢູ່.CPLDs ປົກກະຕິແລ້ວມີເທົ່າກັບຫລາຍພັນຫາຫລາຍສິບພັນຄົນປະຕູຮົ້ວຕາມເຫດຜົນ, ອະນຸຍາດໃຫ້ປະຕິບັດອຸປະກອນປະມວນຜົນຂໍ້ມູນທີ່ສັບສົນປານກາງ.PALs ປົກກະຕິແລ້ວມີສອງສາມຮ້ອຍປະຕູທຽບເທົ່າຫຼາຍທີ່ສຸດ, ໃນຂະນະທີ່ FPGAs ປົກກະຕິແລ້ວມີຕັ້ງແຕ່ຫຼາຍສິບພັນຫາຫຼາຍລ້ານ.
- ບາງບົດບັນຍັດສໍາລັບເຫດຜົນມີຄວາມຍືດຫຍຸ່ນຫຼາຍກ່ວາຜົນລວມຂອງຜະລິດຕະພັນການສະແດງອອກ, ລວມທັງເສັ້ນທາງຄໍາຄຶດຄໍາເຫັນທີ່ສັບສົນລະຫວ່າງຈຸລັງມະຫາພາກ, ແລະເຫດຜົນພິເສດສໍາລັບການປະຕິບັດຫນ້າທີ່ທີ່ໃຊ້ທົ່ວໄປຕ່າງໆ, ເຊັ່ນ:ຈຳນວນເຕັມ ເລກເລກ.
ຄວາມແຕກຕ່າງທີ່ເຫັນໄດ້ຊັດເຈນທີ່ສຸດລະຫວ່າງ CPLD ຂະຫນາດໃຫຍ່ແລະ FPGA ຂະຫນາດນ້ອຍແມ່ນການປະກົດຕົວຂອງຫນ່ວຍຄວາມຈໍາທີ່ບໍ່ມີການລະເຫີຍໃນຊິບໃນ CPLD, ເຊິ່ງອະນຸຍາດໃຫ້ CPLD ຖືກນໍາໃຊ້ສໍາລັບ ".boot loader” ຟັງຊັນ, ກ່ອນທີ່ຈະມອບການຄວບຄຸມໃຫ້ອຸປະກອນອື່ນທີ່ບໍ່ມີບ່ອນເກັບຂໍ້ມູນແບບຖາວອນຂອງຕົນເອງ.ຕົວຢ່າງທີ່ດີແມ່ນບ່ອນທີ່ CPLD ຖືກນໍາໃຊ້ເພື່ອໂຫລດຂໍ້ມູນການຕັ້ງຄ່າສໍາລັບ FPGA ຈາກຫນ່ວຍຄວາມຈໍາທີ່ບໍ່ປ່ຽນແປງ.[1]
ຄວາມແຕກຕ່າງ[ແກ້ໄຂ]
CPLDs ແມ່ນບາດກ້າວວິວັດທະນາການຈາກອຸປະກອນຂະຫນາດນ້ອຍກວ່າທີ່ນໍາຫນ້າພວກມັນ,PLAs(ສົ່ງທໍາອິດໂດຍສັນຍານ), ແລະPALs.ສິ່ງເຫຼົ່ານີ້ຖືກນຳໜ້າໂດຍເຫດຜົນມາດຕະຖານຜະລິດຕະພັນ, ທີ່ບໍ່ມີການດໍາເນີນໂຄງການແລະຖືກນໍາໃຊ້ເພື່ອສ້າງຫນ້າທີ່ຕາມເຫດຜົນໂດຍການສາຍທາງກາຍະພາບຂອງ chip logic ມາດຕະຖານຫຼາຍ (ຫຼືຫຼາຍຮ້ອຍຄົນ) ຮ່ວມກັນ (ໂດຍປົກກະຕິມີສາຍໄຟຢູ່ໃນກະດານພິມຫຼືກະດານ, ແຕ່ບາງຄັ້ງ, ໂດຍສະເພາະສໍາລັບການສ້າງຕົວແບບ, ການນໍາໃຊ້.ຫໍ່ສາຍສາຍໄຟ).
ຄວາມແຕກຕ່າງຕົ້ນຕໍລະຫວ່າງສະຖາປັດຕະຍະກໍາອຸປະກອນ FPGA ແລະ CPLD ແມ່ນວ່າ CPLDs ແມ່ນອີງໃສ່ພາຍໃນຕາຕະລາງຊອກຫາ(LUTs) ໃນຂະນະທີ່ FPGAs ໃຊ້ຕັນຕາມເຫດຜົນ.