order_bg

ຜະ​ລິດ​ຕະ​ພັນ

XCVU9P-2FLGA2104I – Integrated Circuits, Embedded, FPGAs (Field Programmable Gate Array)

ລາຍ​ລະ​ອຽດ​ສັ້ນ​:

Xilinx® Virtex® UltraScale+™ FPGAs ແມ່ນມີຢູ່ໃນເກຣດຄວາມໄວ -3, -2, -1, ດ້ວຍອຸປະກອນ -3E ທີ່ມີປະສິດຕິພາບສູງສຸດ.ອຸປະກອນ -2LE ສາມາດເຮັດວຽກຢູ່ທີ່ແຮງດັນ VCCINT ທີ່ 0.85V ຫຼື 0.72V ແລະສະຫນອງພະລັງງານຄົງທີ່ສູງສຸດຕ່ໍາກວ່າ.ເມື່ອດໍາເນີນການຢູ່ທີ່ VCCINT = 0.85V, ການນໍາໃຊ້ອຸປະກອນ -2LE, ຄວາມໄວສະເພາະສໍາລັບອຸປະກອນ L ແມ່ນຄືກັນກັບລະດັບຄວາມໄວ -2I.ເມື່ອດໍາເນີນການຢູ່ທີ່ VCCINT = 0.72V, ການປະຕິບັດ -2LE ແລະພະລັງງານ static ແລະ dynamic ແມ່ນຫຼຸດລົງ.ຄຸນລັກສະນະຂອງ DC ແລະ AC ແມ່ນລະບຸໄວ້ໃນຂອບເຂດອຸນຫະພູມທີ່ຂະຫຍາຍ (E), ອຸດສາຫະກໍາ (I), ແລະທະຫານ (M).ຍົກເວັ້ນຊ່ວງອຸນຫະພູມການເຮັດວຽກ ຫຼື ເວັ້ນເສຍແຕ່ໄດ້ລະບຸໄວ້ເປັນຢ່າງອື່ນ, ຕົວກໍານົດການໄຟຟ້າ DC ແລະ AC ທັງຫມົດແມ່ນຄືກັນສໍາລັບເກຣດຄວາມໄວສະເພາະ (ນັ້ນແມ່ນ, ຄຸນລັກສະນະໄລຍະເວລາຂອງອຸປະກອນຂະຫຍາຍລະດັບຄວາມໄວ -1 ແມ່ນຄືກັນກັບລະດັບຄວາມໄວ -1. ອຸ​ປະ​ກອນ​ອຸດ​ສາ​ຫະ​ກໍາ​)​.ແນວໃດກໍ່ຕາມ, ສະເພາະລະດັບຄວາມໄວທີ່ເລືອກ ແລະ/ຫຼື ອຸປະກອນທີ່ມີຢູ່ໃນແຕ່ລະຊ່ວງອຸນຫະພູມ.


ລາຍລະອຽດຜະລິດຕະພັນ

ປ້າຍສິນຄ້າ

ຄຸນລັກສະນະຂອງຜະລິດຕະພັນ

ປະເພດ ລາຍລະອຽດ
ປະເພດ ວົງຈອນລວມ (ICs)

ຝັງ

FPGAs (Field Programmable Gate Array)

Mfr AMD
ຊຸດ Virtex® UltraScale+™
ຊຸດ ຖາດ
ສະຖານະພາບຜະລິດຕະພັນ ເຄື່ອນໄຫວ
DigiKey Programmable ບໍ່​ມີ​ການ​ຍືນ​ຍັນ
ຈຳນວນຫ້ອງທົດລອງ/CLBs 147780
ຈໍາ​ນວນ​ຂອງ​ອົງ​ປະ​ກອບ Logic/Cells 2586150
ຈໍານວນ RAM ທັງຫມົດ 391168000
ຈໍານວນ I/O 416
ແຮງດັນ - ການສະຫນອງ 0.825V ~ 0.876V
ປະເພດການຕິດຕັ້ງ Surface Mount
ອຸນຫະພູມປະຕິບັດການ -40°C ~ 100°C (TJ)
ການຫຸ້ມຫໍ່ / ກໍລະນີ 2104-BBGA, FCBGA
ຊຸດອຸປະກອນຜູ້ສະໜອງ 2104-FCBGA (47.5x47.5)
ໝາຍເລກຜະລິດຕະພັນພື້ນຖານ XCVU9

ເອກະສານ ແລະສື່

ປະເພດຊັບພະຍາກອນ ລິ້ງ
ເອກະສານຂໍ້ມູນ ແຜ່ນຂໍ້ມູນ Virtex UltraScale+ FPGA
ຂໍ້ມູນສິ່ງແວດລ້ອມ Xiliinx ໃບຢັ້ງຢືນ RoHS

Xilinx REACH211 ໃບຢັ້ງຢືນ

ຮູບແບບ EDA XCVU9P-2FLGA2104I ໂດຍ SnapEDA

XCVU9P-2FLGA2104I ໂດຍ Ultra Librarian

ການຈັດປະເພດສິ່ງແວດລ້ອມ ແລະສົ່ງອອກ

ຄຸນສົມບັດ ລາຍລະອຽດ
ສະຖານະ RoHS ສອດຄ່ອງ ROHS3
ລະດັບຄວາມອ່ອນໄຫວຄວາມຊຸ່ມຊື່ນ (MSL) 4 (72 ຊົ່ວໂມງ)
ECCN 3A001A7B
HTSUS 8542.39.0001

 

FPGAs

ຫຼັກການຂອງການດໍາເນີນງານ:
FPGAs ໃຊ້ແນວຄວາມຄິດເຊັ່ນ Logic Cell Array (LCA), ເຊິ່ງພາຍໃນປະກອບດ້ວຍສາມສ່ວນ: ຕັນ Logic ທີ່ສາມາດກໍານົດໄດ້ (CLB), Input Output Block (IOB) ແລະ Internal Interconnect.Field Programmable Gate Arrays (FPGAs) ແມ່ນອຸປະກອນທີ່ສາມາດຂຽນໄດ້ດ້ວຍສະຖາປັດຕະຍະກຳທີ່ແຕກຕ່າງຈາກວົງຈອນຕາມເຫດຜົນແບບດັ້ງເດີມ ແລະ gate arrays ເຊັ່ນອຸປະກອນ PAL, GAL ແລະ CPLD.ເຫດຜົນຂອງ FPGA ແມ່ນຖືກປະຕິບັດໂດຍການໂຫຼດຈຸລັງຫນ່ວຍຄວາມຈໍາຄົງທີ່ພາຍໃນດ້ວຍຂໍ້ມູນທີ່ມີໂປຼແກຼມ, ຄ່າທີ່ເກັບໄວ້ໃນຈຸລັງຫນ່ວຍຄວາມຈໍາກໍານົດການເຮັດວຽກຂອງຈຸລັງຕາມເຫດຜົນແລະວິທີການທີ່ໂມດູນເຊື່ອມຕໍ່ກັນຫຼືກັບ I /. ອ.ຄ່າທີ່ເກັບໄວ້ໃນເຊລຫນ່ວຍຄວາມຈໍາຈະກໍານົດຫນ້າທີ່ຂອງຈຸລັງຕາມເຫດຜົນແລະວິທີການທີ່ໂມດູນເຊື່ອມຕໍ່ກັນຫຼືກັບ I/Os, ແລະສຸດທ້າຍແມ່ນຫນ້າທີ່ສາມາດປະຕິບັດໄດ້ໃນ FPGA, ເຊິ່ງອະນຸຍາດໃຫ້ດໍາເນີນໂຄງການບໍ່ຈໍາກັດ. .

ການອອກແບບຊິບ:
ເມື່ອປຽບທຽບກັບການອອກແບບຊິບປະເພດອື່ນໆ, ຂອບເຂດທີ່ສູງກວ່າແລະການໄຫຼເຂົ້າການອອກແບບພື້ນຖານທີ່ເຂັ້ມງວດກວ່າປົກກະຕິແມ່ນຕ້ອງການກ່ຽວກັບຊິບ FPGA.ໂດຍສະເພາະ, ການອອກແບບຄວນໄດ້ຮັບການເຊື່ອມຕໍ່ຢ່າງໃກ້ຊິດກັບ FPGA schematic, ເຊິ່ງອະນຸຍາດໃຫ້ມີຂະຫນາດຂະຫນາດໃຫຍ່ຂອງການອອກແບບຊິບພິເສດ.ໂດຍການນໍາໃຊ້ Matlab ແລະສູດການຄິດໄລ່ການອອກແບບພິເສດໃນ C, ມັນຄວນຈະເປັນໄປໄດ້ທີ່ຈະບັນລຸການຫັນປ່ຽນທີ່ລຽບງ່າຍໃນທຸກທິດທາງແລະດັ່ງນັ້ນຈຶ່ງຮັບປະກັນວ່າມັນສອດຄ່ອງກັບແນວຄິດຂອງການອອກແບບຊິບໃນປະຈຸບັນ.ຖ້າເປັນແບບນີ້, ປົກກະຕິແລ້ວມັນຈໍາເປັນຕ້ອງສຸມໃສ່ການລວມຕົວຢ່າງເປັນລະບຽບຂອງອົງປະກອບແລະພາສາການອອກແບບທີ່ສອດຄ້ອງກັນເພື່ອຮັບປະກັນການອອກແບບຊິບທີ່ໃຊ້ໄດ້ແລະສາມາດອ່ານໄດ້.ການນໍາໃຊ້ FPGAs ຊ່ວຍໃຫ້ການແກ້ບັນຫາຂອງກະດານ, ການຈໍາລອງລະຫັດແລະການດໍາເນີນການອອກແບບທີ່ກ່ຽວຂ້ອງອື່ນໆເພື່ອຮັບປະກັນວ່າລະຫັດປະຈຸບັນຖືກຂຽນເປັນວິທີການແລະການແກ້ໄຂການອອກແບບຕອບສະຫນອງຄວາມຕ້ອງການອອກແບບສະເພາະ.ນອກເຫນືອໄປຈາກນີ້, ສູດການຄິດໄລ່ການອອກແບບຄວນໄດ້ຮັບການບູລິມະສິດເພື່ອເພີ່ມປະສິດທິພາບການອອກແບບໂຄງການແລະປະສິດທິພາບຂອງການດໍາເນີນງານຂອງຊິບ.ໃນຖານະນັກອອກແບບ, ຂັ້ນຕອນທໍາອິດແມ່ນການສ້າງໂມດູນ algorithm ສະເພາະທີ່ລະຫັດຊິບກ່ຽວຂ້ອງ.ນີ້ແມ່ນຍ້ອນວ່າລະຫັດທີ່ຖືກອອກແບບໄວ້ລ່ວງຫນ້າຈະຊ່ວຍຮັບປະກັນຄວາມຫນ້າເຊື່ອຖືຂອງ algorithm ແລະປັບປຸງການອອກແບບຊິບໂດຍລວມຢ່າງຫຼວງຫຼາຍ.ດ້ວຍການທົດສອບການດີບັກ ແລະການທົດລອງຈຳລອງເຕັມກະດານ, ມັນຄວນຈະເປັນໄປໄດ້ເພື່ອຫຼຸດຜ່ອນການໃຊ້ເວລາຮອບວຽນທີ່ໃຊ້ໃນການອອກແບບຊິບທັງໝົດຢູ່ທີ່ແຫຼ່ງ ແລະເພື່ອເພີ່ມປະສິດທິພາບໂຄງສ້າງໂດຍລວມຂອງຮາດແວທີ່ມີຢູ່.ຮູບແບບການອອກແບບຜະລິດຕະພັນໃຫມ່ນີ້ມັກຈະຖືກນໍາໃຊ້, ສໍາລັບການຍົກຕົວຢ່າງ, ໃນເວລາທີ່ການພັດທະນາການໂຕ້ຕອບຮາດແວທີ່ບໍ່ແມ່ນມາດຕະຖານ.

ສິ່ງທ້າທາຍຕົ້ນຕໍໃນການອອກແບບ FPGA ແມ່ນການຄຸ້ນເຄີຍກັບລະບົບຮາດແວແລະຊັບພະຍາກອນພາຍໃນຂອງມັນ, ເພື່ອຮັບປະກັນວ່າພາສາການອອກແບບຊ່ວຍໃຫ້ການປະສານງານທີ່ມີປະສິດທິພາບຂອງອົງປະກອບແລະປັບປຸງຄວາມສາມາດໃນການອ່ານແລະການນໍາໃຊ້ໂປຼແກຼມ.ນີ້ຍັງເຮັດໃຫ້ຄວາມຕ້ອງການສູງກ່ຽວກັບຜູ້ອອກແບບ, ຜູ້ທີ່ຕ້ອງການທີ່ຈະມີປະສົບການໃນຫຼາຍໂຄງການເພື່ອຕອບສະຫນອງຄວາມຕ້ອງການ.

 ການອອກແບບ algorithm ຈໍາເປັນຕ້ອງໄດ້ສຸມໃສ່ຄວາມສົມເຫດສົມຜົນເພື່ອຮັບປະກັນການສໍາເລັດສຸດທ້າຍຂອງໂຄງການ, ສະເຫນີການແກ້ໄຂບັນຫາໂດຍອີງໃສ່ສະຖານະການຕົວຈິງຂອງໂຄງການ, ແລະປັບປຸງປະສິດທິພາບຂອງການດໍາເນີນງານ FPGA.ຫຼັງຈາກກໍານົດ algorithm ຄວນສົມເຫດສົມຜົນໃນການສ້າງໂມດູນ, ເພື່ອຄວາມສະດວກໃນການອອກແບບລະຫັດຕໍ່ມາ.ລະຫັດທີ່ຖືກອອກແບບກ່ອນສາມາດຖືກນໍາໃຊ້ໃນການອອກແບບລະຫັດເພື່ອປັບປຸງປະສິດທິພາບແລະຄວາມຫນ້າເຊື່ອຖື.ບໍ່ເຫມືອນກັບ ASICs, FPGAs ມີວົງຈອນການພັດທະນາສັ້ນກວ່າແລະສາມາດຖືກລວມເຂົ້າກັບຄວາມຕ້ອງການຂອງການອອກແບບເພື່ອປ່ຽນໂຄງສ້າງຂອງຮາດແວ, ເຊິ່ງສາມາດຊ່ວຍໃຫ້ບໍລິສັດເປີດຕົວຜະລິດຕະພັນໃຫມ່ຢ່າງໄວວາແລະຕອບສະຫນອງຄວາມຕ້ອງການຂອງການພັດທະນາການໂຕ້ຕອບທີ່ບໍ່ແມ່ນມາດຕະຖານໃນເວລາທີ່ໂປໂຕຄອນການສື່ສານບໍ່ເປັນຜູ້ໃຫຍ່.


  • ທີ່ຜ່ານມາ:
  • ຕໍ່ໄປ:

  • ຂຽນຂໍ້ຄວາມຂອງທ່ານທີ່ນີ້ແລະສົ່ງໃຫ້ພວກເຮົາ