order_bg

ຜະ​ລິດ​ຕະ​ພັນ

10AX115H2F34E2SG FPGA Arria® 10 GX Family 1150000 Cells 20nm Technology 0.9V 1152-Pin FC-FBGA

ລາຍ​ລະ​ອຽດ​ສັ້ນ​:

ຄອບຄົວອຸປະກອນ 10AX115H2F34E2SG ປະກອບດ້ວຍ FPGAs ແລະ SoCs ລະດັບກາງທີ່ມີປະສິດທິພາບສູງ ແລະປະສິດທິພາບສູງ 20 nm.

ປະສິດທິພາບສູງກວ່າລຸ້ນກ່ອນໜ້າຂອງລະດັບກາງ ແລະລະດັບສູງ
FPGAs


ລາຍລະອຽດຜະລິດຕະພັນ

ປ້າຍສິນຄ້າ

ຂໍ້ມູນສະເພາະດ້ານເຕັກນິກຂອງຜະລິດຕະພັນ

EU RoHS

ສອດຄ່ອງ

ECCN (ສະຫະລັດ)

3A991

ສະຖານະສ່ວນ

ເຄື່ອນໄຫວ

HTS

8542.39.00.01

SVHC

ແມ່ນແລ້ວ

SVHC ເກີນຂອບເຂດ

ແມ່ນແລ້ວ

ຍານຍົນ

No

PPAP

No

ນາມ​ສະ​ກຸນ

Arria® 10 GX

ເຕັກໂນໂລຊີຂະບວນການ

20nm

ຜູ້ໃຊ້ I/Os

504

ຈໍານວນການລົງທະບຽນ

1708800

ແຮງດັນການສະຫນອງ (V)

0.9

ອົງປະກອບຕາມເຫດຜົນ

1150000

ຈໍານວນຕົວຄູນ

3036 (18x19)

ປະເພດຫນ່ວຍຄວາມຈໍາຂອງໂຄງການ

SRAM

ໜ່ວຍຄວາມຈຳຝັງຕົວ (Kbit)

54260

ຈໍາ​ນວນ​ທັງ​ຫມົດ​ຂອງ Block RAM​

2713

EMACs

3

ຫົວໜ່ວຍ Logic ຂອງອຸປະກອນ

1150000

ຈໍານວນອຸປະກອນຂອງ DLLs/PLLs

32

ຊ່ອງຮັບສັນຍານ

96

ຄວາມໄວການຮັບສັນຍານ (Gbps)

17.4

DSP ສະເພາະ

1518

PCIe

4

ຄວາມສາມາດໃນການດໍາເນີນໂຄງການ

ແມ່ນແລ້ວ

Reprogrammability ສະຫນັບສະຫນູນ

ແມ່ນແລ້ວ

ການປົກປ້ອງສຳເນົາ

ແມ່ນແລ້ວ

ຄວາມສາມາດໃນການດໍາເນີນໂຄງການໃນລະບົບ

ແມ່ນແລ້ວ

ເກຣດຄວາມໄວ

2

ມາດຕະຖານ I/O ດຽວ

LVTTL|LVCMOS

ການໂຕ້ຕອບຫນ່ວຍຄວາມຈໍາພາຍນອກ

DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM

ແຮງດັນການສະຫນອງການເຮັດວຽກຕໍ່າສຸດ (V)

0.87

ແຮງດັນການສະຫນອງການເຮັດວຽກສູງສຸດ (V)

0.93

ແຮງດັນ I/O (V)

1.2|1.25|1.35|1.5|1.8|2.5|3

ອຸນຫະພູມເຮັດວຽກຕໍ່າສຸດ (°C)

0

ອຸນຫະພູມເຮັດວຽກສູງສຸດ (°C)

100

ລະດັບອຸນຫະພູມຂອງຜູ້ຜະລິດ

ຂະຫຍາຍ

ຊື່ການຄ້າ

ອາຣີຢາ

ການຕິດຕັ້ງ

Surface Mount

ຄວາມສູງຂອງຊຸດ

2.95

ຄວາມກວ້າງຂອງແພັກເກດ

35

ຄວາມຍາວຊຸດ

35

PCB ປ່ຽນ

1152

ຊື່ແພັກເກດມາດຕະຖານ

BGA

ການຫຸ້ມຫໍ່ຜູ້ສະຫນອງ

FC-FBGA

Pin ນັບ

1152

ຮູບຮ່າງຫົວ

ບານ

ຄວາມແຕກຕ່າງແລະຄວາມສຳພັນລະຫວ່າງ FPGA ແລະ CPLD

1. ຄໍານິຍາມ FPGA ແລະລັກສະນະ

FPGAຮັບຮອງເອົາແນວຄວາມຄິດໃໝ່ທີ່ມີຊື່ວ່າ Logic Cell Array (LCA) ແລະ Configurable Logic Block (CLB) ແລະ Input Output (IOB) Block ແລະ Interconnect.ໂມດູນເຫດຜົນທີ່ສາມາດກໍານົດໄດ້ແມ່ນຫນ່ວຍງານພື້ນຖານເພື່ອຮັບຮູ້ຫນ້າທີ່ຂອງຜູ້ໃຊ້, ເຊິ່ງປົກກະຕິແລ້ວຖືກຈັດໃສ່ໃນອາເລແລະກະຈາຍຊິບທັງຫມົດ.ໂມດູນ input-output IOB ສໍາເລັດການໂຕ້ຕອບລະຫວ່າງ logic ໃນ chip ແລະ pin package ພາຍນອກ, ແລະປົກກະຕິແລ້ວແມ່ນຈັດລຽງປະມານ array chip.ສາຍໄຟພາຍໃນປະກອບດ້ວຍຄວາມຍາວຕ່າງໆຂອງສາຍໄຟແລະບາງສະຫຼັບການເຊື່ອມຕໍ່ທີ່ສາມາດຂຽນໄດ້, ເຊິ່ງເຊື່ອມຕໍ່ຕັນຕາມເຫດຜົນຂອງໂປແກມຫຼື I/O blocks ເພື່ອສ້າງວົງຈອນທີ່ມີຫນ້າທີ່ສະເພາະ.

ລັກສະນະພື້ນຖານຂອງ FPGA ແມ່ນ:

  • ການນໍາໃຊ້ FPGA ເພື່ອອອກແບບວົງຈອນ ASIC, ຜູ້ໃຊ້ບໍ່ຈໍາເປັນຕ້ອງສ້າງໂຄງການ, ສາມາດໄດ້ຮັບຊິບທີ່ເຫມາະສົມ;
  • FPGA ສາມາດນໍາໃຊ້ເປັນຕົວຢ່າງການທົດລອງຂອງແບບອື່ນໆທີ່ກໍາຫນົດເອງຢ່າງເຕັມສ່ວນຫຼືເຄິ່ງປັບແຕ່ງວົງຈອນ ASIC;
  • ມີ triggers ອຸດົມສົມບູນແລະ I / O pins ໃນ FPGA;
  • FPGA ແມ່ນຫນຶ່ງໃນອຸປະກອນທີ່ມີວົງຈອນການອອກແບບສັ້ນທີ່ສຸດ, ຄ່າໃຊ້ຈ່າຍໃນການພັດທະນາຕ່ໍາສຸດແລະມີຄວາມສ່ຽງຕໍ່າສຸດໃນວົງຈອນ ASIC.
  • FPGA ຮັບຮອງເອົາຂະບວນການ CHMOS ຄວາມໄວສູງ, ການໃຊ້ພະລັງງານຕ່ໍາ, ແລະສາມາດເຂົ້າກັນໄດ້ກັບລະດັບ CMOS ແລະ TTL.

2, ຄໍານິຍາມ CPLD ແລະລັກສະນະ

CPLDສ່ວນຫຼາຍແມ່ນປະກອບດ້ວຍ Logic Macro Cell (LMC) ທີ່ສາມາດຂຽນໂປລແກລມໄດ້ປະມານສູນກາງຂອງຫນ່ວຍບໍລິການ matrix ເຊື່ອມຕໍ່ກັນລະຫວ່າງໂຄງການ, ເຊິ່ງໂຄງສ້າງຂອງ logic LMC ມີຄວາມຊັບຊ້ອນຫຼາຍ, ແລະມີໂຄງສ້າງການເຊື່ອມຕໍ່ລະຫວ່າງຫນ່ວຍ I/O ທີ່ສັບສົນ, ສາມາດສ້າງໂດຍຜູ້ໃຊ້ຕາມ. ຄວາມຕ້ອງການຂອງໂຄງສ້າງວົງຈອນສະເພາະ, ເພື່ອເຮັດສໍາເລັດຫນ້າທີ່ສະເພາະໃດຫນຶ່ງ.ເນື່ອງຈາກວ່າຕັນຕາມເຫດຜົນແມ່ນເຊື່ອມຕໍ່ກັນກັບສາຍໂລຫະທີ່ມີຄວາມຍາວຄົງທີ່ໃນ CPLD, ວົງຈອນຕາມເຫດຜົນທີ່ຖືກອອກແບບມີການຄາດຄະເນເວລາແລະຫຼີກເວັ້ນຂໍ້ເສຍຂອງການຄາດຄະເນທີ່ບໍ່ຄົບຖ້ວນຂອງໄລຍະເວລາຂອງໂຄງສ້າງເຊື່ອມຕໍ່ກັນ segmented.ໃນຊຸມປີ 1990, CPLD ພັດທະນາຢ່າງໄວວາ, ບໍ່ພຽງແຕ່ມີລັກສະນະການລົບໄຟຟ້າ, ແຕ່ຍັງມີລັກສະນະກ້າວຫນ້າທາງດ້ານເຊັ່ນການສະແກນຂອບແລະການຂຽນໂປຼແກຼມອອນໄລນ໌.

ຄຸນລັກສະນະຂອງການຂຽນໂປລແກລມ CPLD ມີດັ່ງນີ້:

  • ຊັບພະຍາກອນທາງດ້ານເຫດຜົນແລະຄວາມຊົງຈໍາແມ່ນອຸດົມສົມບູນ (Cypress De1ta 39K200 ມີຫຼາຍກວ່າ 480 Kb ຂອງ RAM);
  • ຮູບແບບການກໍານົດເວລາທີ່ມີຄວາມຍືດຫຍຸ່ນທີ່ມີຊັບພະຍາກອນເສັ້ນທາງທີ່ຊ້ໍາຊ້ອນ;
  • ຢືດ​ຢຸ່ນ​ປ່ຽນ​ແປງ​ຜົນ​ຜະ​ລິດ pin ໄດ້​;
  • ສາມາດໄດ້ຮັບການຕິດຕັ້ງຢູ່ໃນລະບົບແລະ reprogrammed;
  • ຈໍານວນຂະຫນາດໃຫຍ່ຂອງຫນ່ວຍບໍລິການ I / O;

3. ຄວາມແຕກຕ່າງແລະການເຊື່ອມຕໍ່ລະຫວ່າງ FPGA ແລະ CPLD

CPLD ແມ່ນຕົວຫຍໍ້ຂອງອຸປະກອນຕາມເຫດຜົນການຂຽນໂປລແກລມທີ່ສັບສົນ, FPGA ແມ່ນຕົວຫຍໍ້ຂອງ array gate programmable ພາກສະຫນາມ, ຫນ້າທີ່ຂອງທັງສອງແມ່ນພື້ນຖານດຽວກັນ, ແຕ່ຫຼັກການການປະຕິບັດແມ່ນແຕກຕ່າງກັນເລັກນ້ອຍ, ດັ່ງນັ້ນບາງຄັ້ງພວກເຮົາສາມາດບໍ່ສົນໃຈຄວາມແຕກຕ່າງລະຫວ່າງສອງຢ່າງ, ໂດຍລວມ. ເອີ້ນວ່າອຸປະກອນຕາມເຫດຜົນຂອງໂປຣແກຣມ ຫຼື CPLD/FPGA.ມີບໍລິສັດຈໍານວນຫນຶ່ງທີ່ຜະລິດ CPLD/ FPGas, ສາມທີ່ໃຫຍ່ທີ່ສຸດແມ່ນ ALTERA, XILINX, ແລະ LAT-TICE.ຟັງຊັນຕາມເຫດຜົນປະສົມຂອງ CPLD decomposition ແມ່ນແຂງແຮງຫຼາຍ, ຫົວໜ່ວຍມະຫາພາກສາມາດ decompose ອາຍແກັສຫຼືແມ້ກະທັ້ງຫຼາຍກວ່າ 20-30 combinatorial logic input.ຢ່າງໃດກໍ່ຕາມ, LUT ຂອງ FPGA ພຽງແຕ່ສາມາດຈັດການກັບເຫດຜົນປະສົມປະສານຂອງ 4 ວັດສະດຸປ້ອນ, ດັ່ງນັ້ນ CPLD ແມ່ນເຫມາະສົມສໍາລັບການອອກແບບເຫດຜົນປະສົມປະສານທີ່ສັບສົນເຊັ່ນການຖອດລະຫັດ.ຢ່າງໃດກໍຕາມ, ຂະບວນການຜະລິດຂອງ FPGA ກໍານົດວ່າຈໍານວນຂອງ LUTs ແລະ triggers ທີ່ມີຢູ່ໃນຊິບ FPGA ມີຂະຫນາດໃຫຍ່ຫຼາຍ, ມັກຈະເປັນພັນໆພັນ, CPLD ໂດຍທົ່ວໄປສາມາດບັນລຸພຽງແຕ່ 512 ຫນ່ວຍຕາມເຫດຜົນ, ແລະຖ້າຫາກວ່າລາຄາຊິບແບ່ງອອກດ້ວຍຈໍານວນຂອງເຫດຜົນ. ຫົວໜ່ວຍ, ຄ່າໃຊ້ຈ່າຍຕໍ່ຫົວໜ່ວຍຕາມເຫດຜົນສະເລ່ຍຂອງ FPGA ແມ່ນຕໍ່າກວ່າ CPLD ຫຼາຍ.ດັ່ງນັ້ນຖ້າຫາກວ່າຈໍານວນ triggers ຈໍານວນຫລາຍຖືກນໍາໃຊ້ໃນການອອກແບບ, ເຊັ່ນ: ການອອກແບບຕາມເຫດຜົນຂອງໄລຍະເວລາທີ່ສັບສົນ, ຫຼັງຈາກນັ້ນການນໍາໃຊ້ FPGA ເປັນທາງເລືອກທີ່ດີ.

ເຖິງແມ່ນວ່າທັງສອງ FPGA ແລະ CPLD ແມ່ນອຸປະກອນ ASIC ທີ່ສາມາດດໍາເນີນໂຄງການໄດ້ແລະມີລັກສະນະທົ່ວໄປຫຼາຍ, ເນື່ອງຈາກຄວາມແຕກຕ່າງຂອງໂຄງສ້າງຂອງ CPLD ແລະ FPGA, ພວກເຂົາມີລັກສະນະຂອງຕົນເອງ:

  • CPLD ແມ່ນ ເໝາະ ສົມກວ່າ ສຳ ລັບການ ສຳ ເລັດສູດການຄິດໄລ່ຕ່າງໆແລະເຫດຜົນລວມ, ແລະ FPGA ແມ່ນ ເໝາະ ສົມກວ່າ ສຳ ລັບການເຮັດຕາມເຫດຜົນຕາມລຳດັບ.ໃນຄໍາສັບຕ່າງໆອື່ນໆ, FPGA ແມ່ນເຫມາະສົມສໍາລັບໂຄງສ້າງອຸດົມສົມບູນ flip-flop, ໃນຂະນະທີ່ CPLD ແມ່ນເຫມາະສົມສໍາລັບ flip-flop ຈໍາກັດແລະໂຄງສ້າງທີ່ອຸດົມສົມບູນໃນໄລຍະຜະລິດຕະພັນ.
  • ໂຄງສ້າງເສັ້ນທາງຢ່າງຕໍ່ເນື່ອງຂອງ CPLD ກໍານົດວ່າການຊັກຊ້າຂອງເວລາຂອງມັນມີຄວາມສອດຄ່ອງແລະຄາດເດົາໄດ້, ໃນຂະນະທີ່ໂຄງສ້າງເສັ້ນທາງທີ່ແບ່ງອອກຂອງ FPGA ກໍານົດວ່າການຊັກຊ້າຂອງມັນແມ່ນບໍ່ສາມາດຄາດເດົາໄດ້.
  • FPGA ມີຄວາມຍືດຫຍຸ່ນຫຼາຍກ່ວາ CPLD ໃນການຂຽນໂປຼແກຼມ.
  • CPLD ຖືກດໍາເນີນໂຄງການໂດຍການດັດແປງການທໍາງານຕາມເຫດຜົນຂອງວົງຈອນພາຍໃນຄົງທີ່, ໃນຂະນະທີ່ FPGA ຖືກດໍາເນີນໂຄງການໂດຍການປ່ຽນສາຍຂອງການເຊື່ອມຕໍ່ພາຍໃນ.
  • Fpgas ສາມາດຖືກຕັ້ງໂຄງການພາຍໃຕ້ logic gates, ໃນຂະນະທີ່ CPLDS ຖືກດໍາເນີນໂຄງການພາຍໃຕ້ຕັນທາງເຫດຜົນ.
  • FPGA ແມ່ນປະສົມປະສານຫຼາຍກ່ວາ CPLD ແລະມີໂຄງສ້າງສາຍໄຟທີ່ສັບສົນແລະການປະຕິບັດເຫດຜົນ.

ໂດຍທົ່ວໄປ, ການໃຊ້ພະລັງງານຂອງ CPLD ແມ່ນໃຫຍ່ກວ່າຂອງ FPGA, ແລະລະດັບການເຊື່ອມໂຍງທີ່ສູງຂຶ້ນ, ຈະເຫັນໄດ້ຊັດເຈນ.


  • ທີ່ຜ່ານມາ:
  • ຕໍ່ໄປ:

  • ຂຽນຂໍ້ຄວາມຂອງທ່ານທີ່ນີ້ແລະສົ່ງໃຫ້ພວກເຮົາ