order_bg

ຜະ​ລິດ​ຕະ​ພັນ

LCMXO2-256HC-4TG100C ຕົ້ນສະບັບແລະໃຫມ່ທີ່ມີລາຄາທີ່ແຂ່ງຂັນຢູ່ໃນສະຕັອກຜູ້ສະຫນອງ IC

ລາຍ​ລະ​ອຽດ​ສັ້ນ​:

ອຸປະກອນທີ່ສັບສົນໃນລະບົບ Logic Programmable (CPLD) ແມ່ນວົງຈອນປະສົມປະສານຂອງແອັບພລິເຄຊັນສະເພາະ (ASIC) ໃນວົງຈອນລວມ (Large Scale Integrated Circuit) Integrated Circuit).ມັນເຫມາະສົມສໍາລັບການຄວບຄຸມການອອກແບບລະບົບດິຈິຕອນແບບສຸມ, ແລະການຄວບຄຸມການຊັກຊ້າຂອງມັນແມ່ນສະດວກ.CPLD ແມ່ນຫນຶ່ງໃນອຸປະກອນທີ່ເຕີບໂຕໄວທີ່ສຸດໃນວົງຈອນປະສົມປະສານ.
ອົງປະກອບຂອງ CPLD
CPLD ແມ່ນອຸປະກອນຕາມເຫດຜົນຂອງໂປຣແກຣມທີ່ສັບສົນທີ່ມີໂຄງສ້າງຂະຫນາດໃຫຍ່ແລະສະລັບສັບຊ້ອນ, ເຊິ່ງຂຶ້ນກັບຂອບເຂດຂອງວົງຈອນປະສົມປະສານຂະຫນາດໃຫຍ່.

 


ລາຍລະອຽດຜະລິດຕະພັນ

ປ້າຍສິນຄ້າ

ຄຸນລັກສະນະຂອງຜະລິດຕະພັນ

ລະຫັດ Pbfree ແມ່ນແລ້ວ
ລະຫັດ Rohs ແມ່ນແລ້ວ
ລະຫັດວົງຈອນຊີວິດສ່ວນ ເຄື່ອນໄຫວ
ຜູ້ຜະລິດ Ihs LATTICE SEMICONDUCTOR CORP
ລະຫັດຊຸດສ່ວນ QFP
ລາຍລະອຽດແພັກເກດ LFQFP,
Pin ນັບ 100
ເຂົ້າເຖິງລະຫັດການປະຕິບັດຕາມ ສອດຄ່ອງ
ລະຫັດ ECCN EAR99
ລະຫັດ HTS 8542.39.00.01
ຜູ້ຜະລິດ Samacsys Lattice Semiconductor
ຄຸນສົມບັດເພີ່ມເຕີມ ນອກຈາກນີ້ຍັງດໍາເນີນການຢູ່ທີ່ 3.3 V NOMINAL Supply
ລະຫັດ JESD-30 S-PQFP-G100
ລະຫັດ JESD-609 e3
ຄວາມຍາວ 14 ມມ
ລະດັບຄວາມອ່ອນໄຫວຂອງຄວາມຊຸ່ມຊື່ນ 3
ຈໍານວນວັດສະດຸປ້ອນທີ່ອຸທິດຕົນ  
ຈຳນວນສາຍ I/O  
ຈໍານວນວັດສະດຸປ້ອນ 55
ຈໍານວນຜົນໄດ້ຮັບ 55
ຈໍານວນ Terminals 100
ອຸນຫະພູມປະຕິບັດການ - ສູງສຸດ 85°C
ອຸນຫະພູມປະຕິບັດການ -Min  
ອົງການຈັດຕັ້ງ 0 ການປ້ອນຂໍ້ມູນສະເພາະ, 0 I/O
ຟັງຊັນຜົນຜະລິດ ປະສົມ
ວັດສະດຸຫຸ້ມຫໍ່ ພາດສະຕິກ/EPOXY
ລະຫັດແພັກເກດ LFQFP
Package Equivalence Code TQFP100,.63SQ
ຮູບຮ່າງຊຸດ ສີ່ຫຼ່ຽມ
ຮູບແບບແພັກເກດ FLATPACK, ໂປຣໄຟລ໌ຕໍ່າ, ລະດັບຄວາມດີ
ວິທີການຫຸ້ມຫໍ່ ຖາດ
ອຸນຫະພູມ reflow ສູງສຸດ (Cel) 260
ການສະຫນອງພະລັງງານ 2.5/3.3 ວ
ປະເພດ Logic ທີ່ສາມາດວາງແຜນໄດ້ FLASH PLD
ການຂະຫຍາຍພັນຊັກຊ້າ 7.36 ນ
ສະຖານະຄຸນວຸດທິ ບໍ່ມີຄຸນສົມບັດ
ຄວາມສູງທີ່ນັ່ງ-ສູງສຸດ 1.6 ມມ
ການສະຫນອງແຮງດັນ - ສູງສຸດ 3.462 ວ
ການສະຫນອງແຮງດັນ - Min 2.375 ວ
ແຮງດັນ-Nom 2.5 ວ
Surface Mount ແມ່ນແລ້ວ
ລະດັບອຸນຫະພູມ ອື່ນໆ
ສິ້ນສຸດຢູ່ປາຍຍອດ Matte Tin (Sn)
ແບບຟອມສະຫນາມບິນ GULL WING
ສະໜາມບິນ 0.5 ມມ
ຕໍາ​ແຫນ່ງ Terminal QUAD
Time@Peak Reflow Temperature-Max (s) 30
ກວ້າງ 14 ມມ

 

 

ແນະນຳຜະລິດຕະພັນ

ອຸປະກອນທີ່ສັບສົນໃນລະບົບ Logic Programmable (CPLD) ແມ່ນວົງຈອນປະສົມປະສານຂອງແອັບພລິເຄຊັນສະເພາະ (ASIC) ໃນວົງຈອນລວມ (Large Scale Integrated Circuit) Integrated Circuit).ມັນເຫມາະສົມສໍາລັບການຄວບຄຸມການອອກແບບລະບົບດິຈິຕອນແບບສຸມ, ແລະການຄວບຄຸມການຊັກຊ້າຂອງມັນແມ່ນສະດວກ.CPLD ແມ່ນຫນຶ່ງໃນອຸປະກອນທີ່ເຕີບໂຕໄວທີ່ສຸດໃນວົງຈອນປະສົມປະສານ.

ອົງປະກອບຂອງ CPLD

CPLD ແມ່ນອຸປະກອນຕາມເຫດຜົນຂອງໂປຣແກຣມທີ່ສັບສົນທີ່ມີໂຄງສ້າງຂະຫນາດໃຫຍ່ແລະສະລັບສັບຊ້ອນ, ເຊິ່ງຂຶ້ນກັບລະດັບຂອງຂະຫນາດໃຫຍ່.ວົງຈອນລວມ.

CPLD ມີຫ້າພາກສ່ວນຕົ້ນຕໍ: ຕັນອາເຣຢ່າງມີເຫດຜົນ, ຫົວໜ່ວຍມະຫາພາກ, ໄລຍະການຂະຫຍາຍຜະລິດຕະພັນ, ອາເຣແບບມີສາຍທີ່ສາມາດຂຽນໂປຣແກຣມໄດ້ ແລະບລັອກຄວບຄຸມ I/O.

1. Logical Array Block (LAB)

ບລັອກອາເຣທີ່ເປັນເຫດຜົນປະກອບດ້ວຍອາເຣຂອງ 16 ເຊລມະຫາພາກ, ແລະ LABS ຫຼາຍອັນຖືກເຊື່ອມຕໍ່ເຂົ້າກັນໂດຍອາເຣທີ່ຕັ້ງໂປຣແກຣມໄດ້ (PIA) ແລະລົດເມທົ່ວໂລກ.

2. ຫົວໜ່ວຍມະຫາພາກ

ຫົວໜ່ວຍມະຫາພາກໃນຊຸດ MAX7000 ປະກອບດ້ວຍສາມບລັອກທີ່ໃຊ້ໄດ້ຄື: ອາເຣຢ່າງມີເຫດຜົນ, ມາຕຣິກເບື້ອງການເລືອກຜະລິດຕະພັນ ແລະ ທະບຽນທີ່ຕັ້ງໂປຣແກຣມໄດ້.

3. ຂະຫຍາຍຜະລິດຕະພັນໄລຍະ

ໄລຍະໜຶ່ງຜະລິດຕະພັນຂອງແຕ່ລະເຊລມະຫາພາກສາມາດຖືກສົ່ງກັບຄືນໄປຫາອາເຣຢ່າງມີເຫດຜົນ.

4. Programmable wired array PIA

ແຕ່ລະ LAB ສາມາດເຊື່ອມຕໍ່ເພື່ອປະກອບເປັນເຫດຜົນທີ່ຕ້ອງການໂດຍຜ່ານ array ແບບມີສາຍຂອງໂປຣແກຣມ.ລົດເມທົ່ວໂລກນີ້ເປັນຊ່ອງທາງທີ່ສາມາດວາງແຜນໄດ້ທີ່ສາມາດເຊື່ອມຕໍ່ແຫຼ່ງສັນຍານໃດໆໃນອຸປະກອນໄປຫາປາຍທາງຂອງມັນ.

5. I/O ຕັນຄວບຄຸມ

ບລັອກຄວບຄຸມ I/O ອະນຸຍາດໃຫ້ແຕ່ລະ PIN I/O ໄດ້ຖືກຕັ້ງຄ່າເປັນສ່ວນບຸກຄົນສໍາລັບການປ້ອນຂໍ້ມູນ / ຜົນຜະລິດແລະການດໍາເນີນງານ bidirectional.

ການປຽບທຽບ CPLD ແລະ FPGA

ເຖິງແມ່ນວ່າທັງສອງFPGAແລະCPLDແມ່ນອຸປະກອນ ASIC ທີ່ສາມາດຂຽນໄດ້ແລະມີລັກສະນະທົ່ວໄປຫຼາຍ, ເນື່ອງຈາກຄວາມແຕກຕ່າງຂອງໂຄງສ້າງຂອງ CPLD ແລະ FPGA, ພວກເຂົາມີລັກສະນະຂອງຕົນເອງ:

1.CPLD ແມ່ນເຫມາະສົມສໍາລັບການສໍາເລັດ algorithms ຕ່າງໆແລະ combinatorial logic, ແລະ FP GA ແມ່ນເຫມາະສົມສໍາລັບການສໍາເລັດຕາມເຫດຜົນຕາມລໍາດັບ.ໃນຄໍາສັບຕ່າງໆອື່ນໆ, FPGA ແມ່ນເຫມາະສົມສໍາລັບໂຄງສ້າງອຸດົມສົມບູນ flip-flop, ໃນຂະນະທີ່ CPLD ແມ່ນເຫມາະສົມສໍາລັບ flip-flop ຈໍາກັດແລະໂຄງສ້າງທີ່ອຸດົມສົມບູນໃນໄລຍະຜະລິດຕະພັນ.

2. ໂຄງສ້າງເສັ້ນທາງຢ່າງຕໍ່ເນື່ອງຂອງ CPLD ກໍານົດວ່າການຊັກຊ້າຂອງເວລາຂອງມັນມີຄວາມສອດຄ່ອງແລະຄາດເດົາໄດ້, ໃນຂະນະທີ່ໂຄງສ້າງເສັ້ນທາງທີ່ແບ່ງແຍກຂອງ FPGA ກໍານົດຄວາມລ່າຊ້າຂອງມັນ.

3.FPGA ມີຄວາມຍືດຫຍຸ່ນຫຼາຍກ່ວາ CPLD ໃນການຂຽນໂປຼແກຼມ.CPLD ຖືກດໍາເນີນໂຄງການໂດຍການດັດແປງການທໍາງານຕາມເຫດຜົນທີ່ມີວົງຈອນການເຊື່ອມຕໍ່ພາຍໃນຄົງທີ່, ໃນຂະນະທີ່ FPGA ຖືກດໍາເນີນໂຄງການໂດຍການປ່ຽນສາຍຂອງການເຊື່ອມຕໍ່ພາຍໃນ.FP GA ສາມາດຖືກຕັ້ງໂຄງການພາຍໃຕ້ logic gate, ໃນຂະນະທີ່ CPLD ຖືກດໍາເນີນໂຄງການພາຍໃຕ້ຕັນທາງເຫດຜົນ.

4. ການເຊື່ອມໂຍງຂອງ FPGA ແມ່ນສູງກວ່າຂອງ CPLD, ແລະມັນມີໂຄງສ້າງສາຍໄຟທີ່ສັບສົນແລະການປະຕິບັດເຫດຜົນ.

5.CPLD ແມ່ນສະດວກໃນການນໍາໃຊ້ຫຼາຍກ່ວາ FPGA.CPLD ການຂຽນໂປລແກລມໂດຍໃຊ້ເທກໂນໂລຍີ E2PROM ຫຼື FASTFLASH, ບໍ່ມີຊິບຫນ່ວຍຄວາມຈໍາພາຍນອກ, ງ່າຍຕໍ່ການນໍາໃຊ້.ຢ່າງໃດກໍຕາມ, ຂໍ້ມູນການຂຽນໂປລແກລມຂອງ FPGA ຕ້ອງໄດ້ຮັບການເກັບຮັກສາໄວ້ໃນຫນ່ວຍຄວາມຈໍາພາຍນອກ, ແລະວິທີການນໍາໃຊ້ແມ່ນສັບສົນ.

6. CPLDS ໄວກວ່າ FPgas ແລະມີການຄາດເດົາເວລາຫຼາຍກວ່າ.ນີ້ແມ່ນຍ້ອນວ່າ FPGas ແມ່ນໂຄງການລະດັບປະຕູແລະການເຊື່ອມຕໍ່ກັນແບບແຈກຢາຍໄດ້ຖືກຮັບຮອງເອົາລະຫວ່າງ CLBS, ໃນຂະນະທີ່ CPLDS ແມ່ນການດໍາເນີນໂຄງການລະດັບຕັນຕາມເຫດຜົນແລະການເຊື່ອມຕໍ່ກັນລະຫວ່າງຕັນຕາມເຫດຜົນຂອງພວກມັນຖືກ lumped.

7. ໃນວິທີການຂຽນໂປລແກລມ, CPLD ສ່ວນໃຫຍ່ແມ່ນອີງໃສ່ການຂຽນໂປລແກລມຫນ່ວຍຄວາມຈໍາ E2PROM ຫຼື FLASH, ເວລາການຂຽນໂປລແກລມສູງເຖິງ 10,000 ເທື່ອ, ປະໂຫຍດແມ່ນວ່າລະບົບປິດຂໍ້ມູນການຂຽນໂປຼແກຼມຈະບໍ່ສູນເສຍ.CPLD ສາມາດແບ່ງອອກເປັນສອງປະເພດ: ການຂຽນໂປລແກລມເທິງໂປລແກລມແລະການຂຽນໂປຼແກຼມໃນລະບົບ.FPGA ສ່ວນຫຼາຍແມ່ນອີງໃສ່ການຂຽນໂປລແກລມ SRAM, ຂໍ້ມູນການຂຽນໂປລແກລມຈະສູນເສຍເມື່ອປິດລະບົບ, ແລະຂໍ້ມູນການຂຽນໂປຼແກຼມຈໍາເປັນຕ້ອງຖືກຂຽນຄືນໄປຫາ SRAM ຈາກພາຍນອກອຸປະກອນໃນແຕ່ລະຄັ້ງທີ່ມັນຖືກເປີດ.ປະໂຫຍດຂອງມັນແມ່ນວ່າມັນສາມາດຖືກດໍາເນີນໂຄງການໄດ້ທຸກເວລາ, ແລະມັນສາມາດຖືກຂຽນໂປຼແກຼມຢ່າງໄວວາໃນການເຮັດວຽກ, ເພື່ອບັນລຸການຕັ້ງຄ່າແບບເຄື່ອນໄຫວໃນລະດັບກະດານແລະລະດັບລະບົບ.

8. CPLD ຄວາມລັບແມ່ນດີ, ຄວາມລັບ FPGA ແມ່ນບໍ່ດີ.

9. ໂດຍທົ່ວໄປ, ການບໍລິໂພກພະລັງງານຂອງ CPLD ແມ່ນໃຫຍ່ກວ່າຂອງ FPGA, ແລະລະດັບການເຊື່ອມໂຍງທີ່ສູງຂຶ້ນ, ຈະເຫັນໄດ້ຊັດເຈນ.


  • ທີ່ຜ່ານມາ:
  • ຕໍ່ໄປ:

  • ຂຽນຂໍ້ຄວາມຂອງທ່ານທີ່ນີ້ແລະສົ່ງໃຫ້ພວກເຮົາ